<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> xilinx fpga

FPGA與多核CPU如何改變嵌入式設計

  • 隨著(zhù)嵌入式器件在過(guò)去數十年來(lái)的爆炸性成長(cháng),使得硬件組件及軟件工具都有顯著(zhù)的改善。雖然有著(zhù)這種成長(cháng)與創(chuàng )新,但傳統嵌入式系統的設計方法卻少有進(jìn)步,并逐漸變成一種障礙。有鑒于新標準與協(xié)議的快速發(fā)展,以及對產(chǎn)品上市壓力的日益增加,嵌入式系統設計也即將發(fā)生顛覆性的典范改變。隨著(zhù)硬件技術(shù)及軟件工具的進(jìn)步在加速成長(cháng),由整合所帶來(lái)的挑戰也
  • 關(guān)鍵字: 多核CPU  嵌入式設計  FPGA  

高速PCI信號采集卡設計與實(shí)現綜合實(shí)例之: 產(chǎn)品定型和設計文檔備案

  • 產(chǎn)品的定型包括系統的基本組成、基本配置及互聯(lián)方法,運行環(huán)境,硬件整體系統及各分系統的基本功能和主要性能指標,功能模塊的劃分,關(guān)鍵技術(shù)的使用,采購的硬件器件名稱(chēng)型號、生產(chǎn)單位、主要技術(shù)指標,主要儀器設備,電源、工藝結構設計等。
  • 關(guān)鍵字: 高速PCI信號采集卡  單板硬件  FPGA  單板軟件  

高速PCI信號采集卡設計與實(shí)現綜合實(shí)例之:產(chǎn)品穩定性和可靠性測試

  • 完成一個(gè)產(chǎn)品的設計后和初步調試后,就可以對產(chǎn)品進(jìn)行完整的測試流程。一般來(lái)說(shuō),對產(chǎn)品需要進(jìn)行下面一些測試,通過(guò)測試后才能對產(chǎn)品的穩定性和可靠性得出一個(gè)結論。
  • 關(guān)鍵字: 高速PCI信號采集卡  容錯測試  容限測試  FPGA  

高速PCI信號采集卡設計與實(shí)現綜合實(shí)例之:樣機的調試方法和技巧

  • 不管是復雜的電子系統還是簡(jiǎn)單的電路,樣機的調試都是有一些基本步驟的。對于本案例的信號采集設備同樣如此。最先進(jìn)行的就是電源系統的調試,包括是否有短路、斷路,是否有虛焊,各電壓系統是否正常,電源模塊輸出電流是否足夠驅動(dòng)負載等。只有電源系統正常工作,才能談得上實(shí)現系統功能。
  • 關(guān)鍵字: 高速PCI信號采集卡  QuartusII  跑馬燈  FPGA  PCI9054  

高速PCI信號采集卡設計與實(shí)現綜合實(shí)例之:硬件系統實(shí)現

  • FPGA作可編程器件,可以根據用戶(hù)的需要進(jìn)行現場(chǎng)可編程。為此,本系統實(shí)現了兩種編程配置方式。一種是直接對FPGA進(jìn)行編程,使用JTAG模式,在QuartusII 工具中輸出SOF文件(SRAM Object File)。其好處是編程速度快,并且由于是對FPGA的SRAM結構進(jìn)行編程,編程次數要多得多,但是掉電后,SRAM保存的編程信息
  • 關(guān)鍵字: 高速PCI信號采集卡  PCI9054  PCI總線(xiàn)  LDO可調模塊  FPGA  

高速PCI信號采集卡設計與實(shí)現綜合實(shí)例之: FPGA內部結構設計

高速PCI信號采集卡設計與實(shí)現綜合實(shí)例之:主機應用程序和驅動(dòng)程序的接口設計

  • 通過(guò)調用PCI設備驅動(dòng)程序的例程,我們可以實(shí)現操作系統對PCI設備的控制。但是直接調用例程進(jìn)行編程往往顯得不夠直接,也不具有足夠的針對性。因此在高級語(yǔ)言里面對PCI設備或者信號采集設備的控制,往往是調用已經(jīng)封裝過(guò)的例程。
  • 關(guān)鍵字: 高速PCI信號采集卡  驅動(dòng)程序  主機應用程序  接口設計  FPGA  

一種使用USB對ADSP_TS101S進(jìn)行鏈路口加載的方案

  • 在DSP系統上運行的程序,系統上電復位后需要加載程序到DSP的程序存儲器內。這是使用外部加載模式時(shí)的系統開(kāi)發(fā)不可缺少的環(huán)節。針對實(shí)際需求,提出了一種使用USB對ADSP_TS101S進(jìn)行鏈路口加載的方案,并介紹了設計思想和實(shí)現過(guò)程。實(shí)際應用的試驗證明,提出的加載方案有效且簡(jiǎn)單易行。
  • 關(guān)鍵字: FIFO  程序固化  FPGA  

高速PCI信號采集卡設計與實(shí)現綜合實(shí)例之:PCI卡的驅動(dòng)程序設計

  • 設計完成的信號采集設備在插入計算機后,在對其進(jìn)行控制之前,需要編寫(xiě)基于操作系統平臺上的驅動(dòng)程序。設備驅動(dòng)程序是一個(gè)包含了許多操作系統可調用例程的容器,這些例程可以使硬件設備執行相應的動(dòng)作,它是硬件與上層軟件之間溝通的橋梁。
  • 關(guān)鍵字: 高速PCI信號采集卡  驅動(dòng)程序  WDM驅動(dòng)程序  過(guò)濾驅動(dòng)程序  FPGA  

高速PCI信號采集卡設計與實(shí)現綜合實(shí)例之:系統工作原理分析

利用FPGA實(shí)現外設通信接口之:利用FPGA實(shí)現RS-232C串行接口

  • RS-232C標準最初是為遠程通信連接數據終端設備DTE(Data Terminal Equipment)與數據通信設備DCE(Data Communication Equipment)而制定的。因此這個(gè)標準的制定,并未考慮計算機系統的應用要求。
  • 關(guān)鍵字: RS-232C串行接口  UART  FPGA  

數字圖像倍焦系統設計與實(shí)現綜合實(shí)例之:FPGA在其他視頻和圖像處理系統中的應用

  • 目前,FPGA已經(jīng)廣泛應用于視頻和圖像的很多領(lǐng)域領(lǐng)域,如在廣播基礎設施、HDTV顯示器、醫療成像、HDTV視頻會(huì )議以及視頻DVR、攝像機還有一些軍事成像領(lǐng)域。
  • 關(guān)鍵字: 數字圖像倍焦系統  視頻廣播  FPGA  視頻監控  醫療成像  

一種混沌組合序列密碼電路設計與復雜度分析方法

  • 在密碼學(xué)領(lǐng)域,利用密碼技術(shù)對傳輸信息進(jìn)行加密發(fā)送、解密接收,是一種行之有效的方法。密碼學(xué)發(fā)展至今已有許多優(yōu)秀的算法發(fā)明并得到應用,例如私鑰密碼體制中的DES密碼、IDEA密碼、序列密碼;公鑰密碼體制中的RSA密碼、橢圓曲線(xiàn)密碼等,他們各有設計特點(diǎn)和對應的應用領(lǐng)域,其中序列密碼一直是密碼學(xué)中最重要的加密方式之一。利用組合LFSR序列作為序列密碼的前饋電路,可充分利用m序列的良好統計特性和加大輸出序列周期和線(xiàn)性復雜度的優(yōu)勢,但如何在保證前饋電路輸出統計特性不被破壞的基礎上,置換與混亂輸出關(guān)系,增強密碼的保密性
  • 關(guān)鍵字: 混沌組合序列  密碼電路  復雜度  密碼技術(shù)  FPGA  

低價(jià)位嵌入式處理開(kāi)發(fā)套件--Spartan-3E 1600E

  • Spartan-3E 1600E 開(kāi)發(fā)套件支持靈活的 MicroBlaze 軟處理設計
  • 關(guān)鍵字: LED  DAC  ADC  FPGA  RISC  

PCI Express 的市場(chǎng)、趨勢和應用

  • Virtex-5 LXT 器件中內置的 PCI Express 解決方案能夠顯著(zhù)降低功耗和面積。
  • 關(guān)鍵字: PCIExpress  FPGA  
共6799條 92/454 |‹ « 90 91 92 93 94 95 96 97 98 99 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類(lèi),一種側重低成本應用,容量中等,性能可以滿(mǎn)足一般的邏輯設計要求,如Spartan系列;還有一種側重于高性能應用,容量大,性能能滿(mǎn)足各類(lèi)高端應用,如Virtex系列,用戶(hù)可以根據自己實(shí)際應用要求進(jìn)行選擇。 在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細 ]

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>