<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> xilinx fpga

PCB電路板設計必看常識!單層FPC/雙面FPC/多層FPC有何區別,自學(xué)材料

  • PCB電路板設計必看常識!單層FPC/雙面FPC/多層FPC有何區別,自學(xué)材料-雖然電路板廠(chǎng)的工程師不參與設計電路板,而是由客戶(hù)出原始設計資料再制成公司內部的PCB電路板制作資料,但通過(guò)多年的實(shí)踐經(jīng)驗,工程師們對PCB電路板的設計早已有所積累,總結如下僅供參考:
  • 關(guān)鍵字: fpga  fpc  pda  

FPGA技術(shù)協(xié)助嵌入式系統競逐于機器學(xué)習之路

  • FPGA技術(shù)協(xié)助嵌入式系統競逐于機器學(xué)習之路-機器學(xué)習技術(shù)是人工智能的一個(gè)重要科學(xué)發(fā)展,透過(guò)在經(jīng)驗學(xué)習中改善具體算法的效能,而且用來(lái)訓練的數據越多,所學(xué)習出來(lái)的結果越好,為了處理分析大量圖像或是語(yǔ)音等辨識的機器學(xué)習算法數據,需要采用GPU芯片所打造的高速平行運算處理的類(lèi)神經(jīng)網(wǎng)絡(luò )超級計算機,利用諸如Tensorflow、Caffe等深度學(xué)習框架(Framework)等工具,來(lái)發(fā)展有效的算法。
  • 關(guān)鍵字: FPGA  嵌入式  人工智能  

合理使用JTAG和IMPACT幫助你調試FPGA不能啟動(dòng)的問(wèn)題

  • 合理使用JTAG和IMPACT幫助你調試FPGA不能啟動(dòng)的問(wèn)題-本來(lái)想著(zhù)把GTX后面兩篇博文找時(shí)間寫(xiě)了,但是最近實(shí)在是忙,一直在搭圖像處理的AXI框架和整FPGA-DSP雙平臺的板子,下面先和大家分享一下調試心得。
  • 關(guān)鍵字: JTAG  MPACT  FPGA  

關(guān)于高阻態(tài)和OOC(out of context)綜合方式

  • 關(guān)于高阻態(tài)和OOC(out of context)綜合方式-Xilinx Vivado工具支持僅將系統設計的一部分進(jìn)行綜合,即OOC(out of context)綜合方式。OOC綜合方式的流程就是將設計的某個(gè)模塊單獨完成綜合操作,這會(huì )帶來(lái)如下可能性
  • 關(guān)鍵字: 高阻態(tài)  OOC  Xilinx  

手把手教你FPGA與RT以及Host端通信

  • 手把手教你FPGA與RT以及Host端通信-在ECM中,會(huì )涉及到FPGA、RT以及主機,那么三者之間是如何進(jìn)行數據流的傳輸呢?本文將以cRIO-9068為例,帶大家了解整個(gè)編程以及實(shí)現過(guò)程。
  • 關(guān)鍵字: FPGA  Host  Real-Time  

基于FPGA硬件加速的BittWare StreamSleuth對抗100Gbps

  • 基于FPGA硬件加速的BittWare StreamSleuth對抗100Gbps-在過(guò)去的三十年中,以太網(wǎng)已經(jīng)發(fā)展成為所有行業(yè)的統一通信基礎架構。每天都有超過(guò)三百萬(wàn)的以太網(wǎng)端口在部署,覆蓋從FE到100GbE的所有速度。
  • 關(guān)鍵字: FPGA  以太網(wǎng)  

AWS獨家詳述FPGA基本原理和市場(chǎng)發(fā)展

  • AWS獨家詳述FPGA基本原理和市場(chǎng)發(fā)展-在2016年底一年快要結束的時(shí)候,AWS(亞馬遜網(wǎng)絡(luò )服務(wù))宣布通過(guò)借助云傳輸模型可以采用Xilinx高端FPGA器件了,首次以開(kāi)發(fā)者的角度而不是擴展高層次工具來(lái)幫助潛在的用戶(hù)學(xué)習和體驗FPGA的加速效果。
  • 關(guān)鍵字: AWS  FPGA  

高云半導體推出GW2A系列FPGA芯片的DDR類(lèi)儲存器接口解決方案

  •   山東濟南,2017年10月10日訊,山東高云半導體科技有限公司(以下簡(jiǎn)稱(chēng)“山東高云半導體”)今天宣布推出基于中密度晨熙?家族的GW2A系列FPGA芯片的DDR類(lèi)儲存器接口IP核初級版(Gowin Memory Interface IP),包括相關(guān)IP軟核、參考設計及開(kāi)發(fā)板等完整解決方案?! 「咴艱DR類(lèi)儲存器接口IP核初級版目前是一個(gè)通用的DDR2存儲器接口IP,兼容JESD79-2標準。該IP包含通用的DDR2內存控制器(Memory Controller,M
  • 關(guān)鍵字: 高云  FPGA  

手把手教你FPGA存儲器項使用DRAM

  •   某些FPGA終端,包含板載的、可以動(dòng)態(tài)隨機訪(fǎng)問(wèn)的存儲塊(DRAM),這些存儲塊可以在FPGA VI中直接訪(fǎng)問(wèn),速率非常高?! RAM可以用來(lái)緩存大批量的數據,而且速度可以非???。針對一些特殊應用,比如:瞬時(shí)帶寬非常高,而且有要保存原始數據的時(shí)候,就可以用DRAM做一個(gè)大的FIFO緩沖?! RAM的大小每塊板卡可能不同,一般在官網(wǎng)中對應板卡的說(shuō)明中都會(huì )標明DRAM的大小(如果有DRAM的話(huà))。比如,PXIe-7966R就有512M的DRAM空間?! ttp://sine.ni.com/n
  • 關(guān)鍵字: FPGA  DRAM  

Xilinx RFSoC開(kāi)始發(fā)貨,5G與Remote-PHY等應用將全面加速

  •   RFSoC正式發(fā)貨  2017年10月9日,All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx)宣布其 Zynq UltraScale+ RFSoC 系列開(kāi)始發(fā)貨,該系列通過(guò)一個(gè)突破性的架構將 RF 信號鏈集成在一個(gè)單芯片SoC 中,從而為 5G 無(wú)線(xiàn)、有線(xiàn) Remote-PHY 及其它應用的加速實(shí)現提供了可能?! ?shí)際上,今年2月Xilinx已經(jīng)預發(fā)布
  • 關(guān)鍵字: Xilinx  RFSoC  

Xilinx宣布集成RF信號鏈的Zynq UltraScale+ RFSoC系列開(kāi)始發(fā)貨,全面加速5G無(wú)線(xiàn)、有線(xiàn)Remote-PHY及其它應用

  •   All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc.,(NASDAQ:XLNX))今天宣布其Zynq UltraScale+ RFSoC系列開(kāi)始發(fā)貨,該系列是通過(guò)一個(gè)突破性的架構將RF信號鏈集成在一個(gè)單芯片SoC中,致力于加速5G無(wú)線(xiàn)、有線(xiàn)Remote-PHY及其它應用的實(shí)現?;?6nm UltraScale+ MPSoC架構的All Programmable RFSoC在單芯片上
  • 關(guān)鍵字: Xilinx  5G  

Ximmerse VR/AR跟蹤平臺采用萊迪思的低功耗、小尺寸ECP5 FPGA

  •   萊迪思半導體公司,客制化智能互連解決方案市場(chǎng)的領(lǐng)先供應商,今日宣布廣東虛擬現實(shí)科技有限公司(Ximmerse),移動(dòng)AR/VR應用交互系統提供商,選擇采用萊迪思ECP5? FPGA為其AR/VR跟蹤平臺實(shí)現立體視覺(jué)計算解決方案。得益于低功耗、小尺寸和低成本的優(yōu)勢,市場(chǎng)領(lǐng)先的萊迪思ECP5 FPGA是用于實(shí)現網(wǎng)絡(luò )邊緣靈活的互連和加速應用的理想選擇,可實(shí)現低功耗、低延遲的解決方案?! ‰S著(zhù)對于A(yíng)R/VR設備市場(chǎng)需求的不斷增長(cháng),目前基于頭戴式顯示器(HMD)的系統在使用移動(dòng)應用處理器(A
  • 關(guān)鍵字: Ximmerse  FPGA  

人工智能?自動(dòng)駕駛?云計算?數據中心?10nm FPGA全程帶飛

  • 當下時(shí)代的主題究竟是什么?5G通信?人工智能?自動(dòng)駕駛?還是云計算?或許都是;又或許,都不是。當你看到在這些前端應用市場(chǎng)不斷迸發(fā)著(zhù)激情和靈感時(shí),如何滿(mǎn)足其背后以指數形式增長(cháng)的數據需求就成了諸多工程師最為頭疼的問(wèn)題。
  • 關(guān)鍵字: 英特爾,FPGA,智能互聯(lián)  

“英特爾精尖制造日”解讀全球晶體管密度最高的制程工藝

  •   “英特爾精尖制造日”活動(dòng)今天舉行,展示了英特爾制程工藝的多項重要進(jìn)展,包括:英特爾10納米制程功耗和性能的最新細節,英特爾首款10納米FPGA的計劃,并宣布了業(yè)內首款面向數據中心應用的64層3D NAND產(chǎn)品已實(shí)現商用并出貨?! ?nbsp;    英特爾公司全球副總裁兼中國區總裁楊旭  歡迎來(lái)自合作伙伴、客戶(hù)、政府部門(mén)和學(xué)術(shù)界的嘉賓以及新聞媒體出席2017年9月19日在北京舉行的“英特爾精尖制造日”活動(dòng)。此次活動(dòng)著(zhù)眼于快速發(fā)展的中國技術(shù)生態(tài)系統,重申英特爾與中國半導體產(chǎn)業(yè)共成長(cháng)
  • 關(guān)鍵字: 英特爾  FPGA  

萊迪思半導體iCE40? FPGA為SteamVR?跟蹤平臺實(shí)現低延遲的同步傳感器數據處理功能

  •   萊迪思半導體公司(NASDAQ: LSCC),客制化智能互連解決方案市場(chǎng)的領(lǐng)先供應商,今日宣布Valve采用萊迪思的低功耗、低成本iCE40? FPGA為SteamVR?跟蹤平臺實(shí)現實(shí)時(shí)數據采集和處理功能?! ∽鳛镾teamVR跟蹤平臺上的低功耗、低延遲傳感器中心,萊迪思iCE40 FPGA大大減少了傳感器到應用處理器/微控制器的印刷電路板(PCB)信號布線(xiàn)數量,從而降低EMI干擾和PCB擁塞程度,并提高信號完整性?! ∪R迪思半導體資深業(yè)務(wù)發(fā)展經(jīng)理陳英仁表示:“我們的低功
  • 關(guān)鍵字: 萊迪思  FPGA  
共6799條 59/454 |‹ « 57 58 59 60 61 62 63 64 65 66 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類(lèi),一種側重低成本應用,容量中等,性能可以滿(mǎn)足一般的邏輯設計要求,如Spartan系列;還有一種側重于高性能應用,容量大,性能能滿(mǎn)足各類(lèi)高端應用,如Virtex系列,用戶(hù)可以根據自己實(shí)際應用要求進(jìn)行選擇。 在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細 ]

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>