<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> xilinx fpga

FPGA開(kāi)發(fā)板快速教程(二)

  • PLD是可編程邏輯器件(Programable Logic Device)的簡(jiǎn)稱(chēng),FPGA是現場(chǎng)可編程門(mén)陣列(Field Programable Gate Array)的簡(jiǎn)稱(chēng),兩者的功能基本相同,只是實(shí)現原理略有不同,所以我們有時(shí)可以忽略這兩者的區別,統稱(chēng)為可編程邏輯器件或PLD/FPGA。
  • 關(guān)鍵字: 基本教程  PLD  FPGA  可編程邏輯  

基于FPGA滑動(dòng)相關(guān)法偽碼捕獲的實(shí)現

  •   對于碼分多址的擴頻通信方式而言,只有當接收端本地偽碼與發(fā)端偽碼處于相同相位狀態(tài)時(shí),有用的信息才能被解出。因此,擴頻序列相位的捕獲與跟蹤是擴頻通信系統的關(guān)鍵,而偽碼序列相位的捕獲尤為重要?;瑒?dòng)相關(guān)法是常用的方法之一。擴頻通信系統要求實(shí)時(shí)性,以及較高的數據處理速度,這正是FPGA的優(yōu)勢。所以在擴頻通信系統中,大量應用FPGA芯片作為前級處理芯片。
  • 關(guān)鍵字: 擴頻通信  多址  FPGA  滑動(dòng)相關(guān)法  

FPGA開(kāi)發(fā)板快速教程(一)

  • FPGA在復雜邏輯電路以及數字信號處理領(lǐng)域中扮演者越來(lái)越重要的角色,SOC(片上系統)以其低功耗,高性能,低成本,高可靠性等優(yōu)點(diǎn)成為嵌入式系統的發(fā)展趨勢。作為一個(gè)簡(jiǎn)明的教程,主要宗旨是讓初學(xué)者快速地了解FPGA/SOPC(可編程片上系統)開(kāi)發(fā)的流程。目前IT技術(shù)的發(fā)展可以說(shuō)是一日千里,以本人的觀(guān)點(diǎn)來(lái)講,如果希望在電子設計領(lǐng)域有所作為,則必須具備快速掌握新技術(shù)的能力。
  • 關(guān)鍵字: SOPC  FPGA  快速教程  開(kāi)發(fā)板  

基于FPGA的數字式心率計的設計實(shí)現

  • 心率計是常用的醫學(xué)檢查設備,實(shí)時(shí)準確的心率測量在病人監控、臨床治療及體育競賽等方面都有著(zhù)廣泛的應用。心率測量包括瞬時(shí)心率測量和平均心率測量。瞬時(shí)心率不僅能夠反映心率的快慢。同時(shí)能反映心率是否勻齊;平均心率雖只能反映心率的快慢,但記錄方便,因此這兩個(gè)參數在測量時(shí)都是必要的。
  • 關(guān)鍵字: VHDL  數字式  FPGA  心率計  設計  

FPGA在無(wú)線(xiàn)網(wǎng)絡(luò )覆蓋優(yōu)化中的應用

  • Altera提供的FPGA具有豐富的邏輯,存儲器,I/O和DSP資源,另外豐富的IP核能夠幫助快速實(shí)現無(wú)線(xiàn)覆蓋優(yōu)化系統。本文主要探討移動(dòng)通信直放站和遠端射頻單元RRU的特點(diǎn),以及Altera的FPGA是如何幫助實(shí)現無(wú)線(xiàn)覆蓋優(yōu)化應用的。
  • 關(guān)鍵字: 無(wú)線(xiàn)網(wǎng)絡(luò )  覆蓋優(yōu)化  FPGA  應用  

LabVIEW FPGA代碼模塊設計(IP核)

  • 對于利用LabVIEW FPGA實(shí)現RIO目標平臺上的定制硬件的工程師與開(kāi)發(fā)人員,他們可以很容易地利用所推薦的組件設計構建適合其應用的、可復用且可擴展的代碼模塊?;谝呀?jīng)驗證的設計進(jìn)行代碼模塊開(kāi)發(fā),將使現有IP在未來(lái)應用中得到更好的復用,也可以使在不同開(kāi)發(fā)人員和內部組織之間進(jìn)行共享和交換的代碼更好服用。
  • 關(guān)鍵字: LabVIEW  代碼模塊  FPGA  IP核  

Virtex-II系列應用指南

  • 本應用指南闡述了如何設計面向 Virtex?芯片的功率分配系統。涵蓋了功率分配系統和旁路電容或去耦電容的基本原理。文中介紹了設計和驗證功率分配系統的具體步驟和過(guò)程。最后一個(gè)部分討論了產(chǎn)生電源噪聲的其他原因,并提出了解決方案。
  • 關(guān)鍵字: Virtex-II系列  應用指南  FPGA  

基于FPGA的通用開(kāi)關(guān)電源控制器硬件模擬開(kāi)發(fā)平臺的設計與實(shí)現

  • 隨著(zhù)電力電子技術(shù)的發(fā)展,離線(xiàn)開(kāi)關(guān)電源在人們的日常生活中得到了日益廣泛的應用。在開(kāi)關(guān)電源領(lǐng)域,各大半導體廠(chǎng)商對開(kāi)關(guān)電源控制芯片的競爭也日趨激烈。因此,縮短控制芯片的開(kāi)發(fā)周期及新產(chǎn)品的上市時(shí)間,是提高其競爭力的關(guān)鍵因素。
  • 關(guān)鍵字: 電源控制  離線(xiàn)開(kāi)關(guān)電源  FPGA  

用DSP和FPGA構建多普勒測量系統

  • 隨著(zhù)FPGA性能和容量的改進(jìn),使用FPGA執行DSP功能的做法變得越來(lái)越普遍。
  • 關(guān)鍵字: 多普勒  DSP  測量系統  FPGA  

DMC130A控制器在雙液定量灌注機系統中的應用

  • 利用DMC130A高精準的直線(xiàn)插補特性,驅動(dòng)步進(jìn)電機旋轉設定圈數,帶動(dòng)齒輪泵,實(shí)現精確的雙液定量;利用DMC130A控制器的寄存器器指令、運算指令,實(shí)現對不同出膠比例靈活更改參數的需求;利用DMC300A控制器開(kāi)放的顯示指令,實(shí)現了設備運行時(shí)狀態(tài)信息的顯示需求。
  • 關(guān)鍵字: DMC130A  運動(dòng)控制器  自動(dòng)化  FPGA  步進(jìn)電機  雙液定量灌注點(diǎn)  膠機科瑞特  

用低成本FPGA實(shí)現Femtocell基帶架構

  • 過(guò)去的25年里,FPGA在無(wú)線(xiàn)基礎設施的開(kāi)發(fā)和部署中扮演了重要的角色。無(wú)線(xiàn)設備市場(chǎng)跨越了大批量FPGA生產(chǎn)與小批量ASIC生產(chǎn)之間的溝壑?;境闪藲v史的分界點(diǎn),因為基站的升級和大規模部署所需器件量可達數萬(wàn)乃至數十萬(wàn)
  • 關(guān)鍵字: 低成本  femtocell  FPGA  基帶架構  

基于FPGA的機器人視覺(jué)系統模塊的設計

  • 視覺(jué)技術(shù)是近幾十年來(lái)發(fā)展的一門(mén)新興技術(shù)。機器視覺(jué)可以代替人類(lèi)的視覺(jué)從事檢驗、目標跟蹤、機器人導向等方面的工作,特別是在那些需要重復、迅速的從圖象中獲取精確信息的場(chǎng)合。盡管在目前硬件和軟件技術(shù)條件下,機器視覺(jué)功能還處于初級水平,但其潛在的應用價(jià)值引起了世界各國的高度重視,發(fā)達國家如美國、日本、德國、法國等都投入了大量的人力物力進(jìn)行研究,近年來(lái)已經(jīng)在機器視覺(jué)的某些方面獲得了突破性的進(jìn)展,機器視覺(jué)在車(chē)輛安全技術(shù)、自動(dòng)化技術(shù)等應用中也越來(lái)越顯示出其重要價(jià)值。本文根據最新的CMOS圖像采集芯片設計了一種通用的視覺(jué)系
  • 關(guān)鍵字: 機器人  視覺(jué)系統  集成電路  FPGA  

FPGA PCIe 視頻采集(Video Capture)解決方案分析

  • 網(wǎng)絡(luò )視頻監控的出現也大大擴展了視頻監控的應用范圍。高速網(wǎng)絡(luò )基礎設備容易部署,便于實(shí)現集中監控和視頻信息的歸檔。整體而言全球視頻監控設備市場(chǎng)的總額接近70億美元。中國監控設備市場(chǎng)預計將從目前的7.83億美元增長(cháng)到2011年的14億。(消息來(lái)源: iSuppli Corp.) 在未來(lái)的幾年內,2008年北京奧運會(huì )、2010年上海世博會(huì )和“和平中國”計劃有望成為推動(dòng)這一市場(chǎng)繼續增長(cháng)的重大事件。因此,視頻監控解決方案的視頻采集、視頻處理和視頻數據格式化以及高速傳輸支持功能等方面的機會(huì )無(wú)處不在。
  • 關(guān)鍵字: PCIe  視頻采集  FPGA  VideoCapture  解決方案分析  

FPGA 的設計軟件

  • FPGA 的設計軟件簡(jiǎn)介
  • 關(guān)鍵字: 設計軟件  FPGA  

CPLD芯片選型(三)

  • Xilinx CoolRunner 系列CPLD器件分CoolRunner-Ⅱ系列和CoolRunner XPLA 3系列器件。1999年8月,Xilinx收購了Philips的CoolRunner生產(chǎn)線(xiàn)并開(kāi)始提供XPLA(eXtenden Programmable Logic Array,加強型可編程邏輯陣列)系列器件
  • 關(guān)鍵字: Xilinx  CoolRunner  CPLD  
共6799條 66/454 |‹ « 64 65 66 67 68 69 70 71 72 73 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類(lèi),一種側重低成本應用,容量中等,性能可以滿(mǎn)足一般的邏輯設計要求,如Spartan系列;還有一種側重于高性能應用,容量大,性能能滿(mǎn)足各類(lèi)高端應用,如Virtex系列,用戶(hù)可以根據自己實(shí)際應用要求進(jìn)行選擇。 在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細 ]

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>