<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> xilinx fpga

適用于FPGA、GPU和ASIC系統的電源管理

  • 本文通過(guò)列舉Altera 公司的 20nm Arria 10 FPGA 和 Arria 10 SoC (片上系統) 開(kāi)發(fā)電路板的電源管理解決方案,分析了對于FPGA、GPU 或 ASIC 控制的系統中電源管理帶來(lái)的挑戰,并指出通過(guò)使用 LTPowerCAD 和 LTPowerPlanner 這類(lèi)工具,可以大大簡(jiǎn)化對負載點(diǎn)穩壓器以及各部分分析結果的映射任務(wù)。
  • 關(guān)鍵字: 電源管理  FPGA  GPU  ASIC  201609  

物聯(lián)網(wǎng)中的硬件安全性

  • 在物聯(lián)網(wǎng)設備中,為保證硬件和嵌入式系統的安全,不僅需要軟件安全,硬件安全性、設計安全性以及數據安全性的組件也是必不可少的。FPGA器件具有加密的位流、多個(gè)密匙存儲單元、經(jīng)過(guò)授權許可的DPA對策、安全的閃存、防篡改功能,并加入了PUF功能,是保護現今用戶(hù)可訪(fǎng)問(wèn)聯(lián)網(wǎng)硬件產(chǎn)品所不可或缺的組成部分。
  • 關(guān)鍵字: IoT  FPGA  DPA  安全性  201609  

Xilinx用全可編程實(shí)現差異化,主攻四大高成長(cháng)型行業(yè)

  • 自從去年Intel宣布收購Altera后,Xilinx的戰略規劃成為行業(yè)關(guān)注的熱點(diǎn)。去年9月期《電子產(chǎn)品世界》曾訪(fǎng)問(wèn)過(guò)Steve,今年Steve又帶來(lái)了哪些新內容?
  • 關(guān)鍵字: Xilinx  Steve  全可編程  201609  

萌動(dòng)賽場(chǎng):“智能互聯(lián)大賽”讓你異想天開(kāi)

  •   很多參賽者拿著(zhù)手機或平板電腦,對開(kāi)發(fā)板或設備進(jìn)行控制操作,并在介紹是談著(zhù)藍牙、iBeacon、WiFi、Zigbee……這獨特的場(chǎng)景發(fā)生在第一屆“2016全國大學(xué)生智能互聯(lián)創(chuàng )新大賽”總決賽現場(chǎng)。此決賽發(fā)生在7月14日,上海交通大學(xué)。   圖 選手用手機演示基于iBeacon的家居智能尋物系統   同學(xué)們的創(chuàng )意很萌。例如三位大二的小伙子做出了智能奶瓶——奶寶,可以測奶瓶溫度、重量和喂奶時(shí)是否傾角過(guò)大,成本不超過(guò)95元人民
  • 關(guān)鍵字: ARM  Xilinx  

英特爾布局FPGA未來(lái):站穩腳步,整裝待發(fā)!

  •   2016年英特爾信息技術(shù)峰會(huì )(IDF 2016)包括了一個(gè)首次亮相的活動(dòng)——英特爾SoC FPGA開(kāi)發(fā)者論壇(ISDF)。這個(gè)為期一天、與IDF在同一地點(diǎn)舉辦的活動(dòng),聚焦于英特爾可編程解決方案事業(yè)部(前身為Altera公司)及其SoC FPGA技術(shù)。英特爾首席執行官科再奇在此次活動(dòng)上發(fā)表主題演講,回答了自收購Altera以來(lái)備受外界關(guān)注的一系列問(wèn)題:收購Altera對于SoC FPGA用戶(hù)而言意味著(zhù)什么?我們目前的發(fā)展方向是什么?最重要的是:FPGA和SoC FPGA能否在英特
  • 關(guān)鍵字: 英特爾  FPGA  

高云半導體簽約四家授權代理合作伙伴

  •   廣東深圳,2016年8月22日訊,廣東高云半導體科技股份有限公司(以下簡(jiǎn)稱(chēng)“高云半導體”)正式授權四家合作伙伴為高云半導體中國大陸授權代理商,分別是:緣隆有限公司、上海算科電子有限公司、深圳市致遠達科技有限公司、深圳市群策電子科技有限公司,四家授權代理合作伙伴將代理高云半導體全線(xiàn)FPGA產(chǎn)品。授權簽約儀式于18日在高云半導體深圳銷(xiāo)售支持中心隆重舉行。   高云頒發(fā)授權證書(shū)予代理合作伙伴   “四家合作伙伴在IC分銷(xiāo)及推廣特別是FPGA方面有深厚的底蘊和豐富的
  • 關(guān)鍵字: 高云半導體  FPGA  

科再奇:FPGA是英特爾成長(cháng)策略的關(guān)鍵

  •   處理器龍頭大廠(chǎng)英特爾昨(19)日在美國開(kāi)發(fā)者論壇(IDF)中,首度舉行英特爾SoC FPGA科技論壇(Intel SoC FPGA Developer Forum,ISDF),為期一天的會(huì )議焦點(diǎn),放在英特爾并購阿爾特拉(Altera)后成立的可編程解決方案事業(yè)群(Programmable Solutions Group)及SoC FPGA技術(shù)。   科再奇在主題演講中明確闡述FPGA是英特爾成長(cháng)策略的關(guān)鍵,其動(dòng)力來(lái)自成長(cháng)引發(fā)的良性循環(huán)。在智慧化與連網(wǎng)化的世界中,“萬(wàn)物”能被擷
  • 關(guān)鍵字: FPGA  英特爾  

產(chǎn)學(xué)攜手,助推全國“智能互聯(lián)”創(chuàng )新浪潮

  •   由教育部高等學(xué)校電子信息類(lèi)專(zhuān)業(yè)教學(xué)指導委員會(huì )與中國電子學(xué)會(huì )攜手ARM、Xilinx、STMicroelectronics、ADI、Google五家全球著(zhù)名高新技術(shù)企業(yè)共同舉辦的首屆“全國大學(xué)生智能互聯(lián)創(chuàng )新大賽”總決賽,在上海交通大學(xué)圓滿(mǎn)落下帷幕。從全國近千支參賽隊伍中脫穎而出的80支隊伍在上海進(jìn)行了最終角逐。來(lái)自教育部及電子學(xué)會(huì )的相關(guān)領(lǐng)導,行業(yè)和高校專(zhuān)家,以及五大科技企業(yè)的高管齊聚一堂,共同見(jiàn)證了多項涉及智能家居、智能交通、智能工業(yè)等智能互聯(lián)領(lǐng)域的創(chuàng )新設計。本屆“全
  • 關(guān)鍵字: ARM  Xilinx  

嵌入式系統的軟硬件協(xié)同設計

  •   傳統的先硬件后軟件嵌入式系統的系統設計模式需要反復修改、反復試驗,整個(gè)設計過(guò)程在很大程度上依賴(lài)于設計者的經(jīng)驗,設計周期、開(kāi)發(fā)成本高,在反復修改過(guò)程中,常常會(huì )在某些方面背離原始設計的要求。   軟硬件協(xié)同設計為解決上述問(wèn)題而提出的一種全新的系統設計思想。他依據系統目標要求,通過(guò)綜合分析系統軟硬件功能及現有資源,最大限度地挖掘系統軟硬件之間的并發(fā)性,協(xié)同設計軟硬件體系結構,以便系統能工作在最佳工作狀態(tài).種設計方法,可以充分利用現有的軟硬件資源,縮短系統開(kāi)發(fā)周期、降低開(kāi)發(fā)成本、提高系統性能,避免由于獨立設
  • 關(guān)鍵字: 嵌入式系統  FPGA  

下一個(gè)突破性創(chuàng )新數字業(yè)務(wù)模式:神經(jīng)可塑性“云”

  •   曾經(jīng)認為人腦的結構是不變的,其神經(jīng)元在幼年即已定型。后來(lái)研究證明人腦實(shí)際上是可塑的:為了對環(huán)境激勵做出響應并借助思維行為本身,人腦在動(dòng)態(tài)地改變自己的結構、功能和神經(jīng)連接,甚至通過(guò)神經(jīng)再生長(cháng)出新的神經(jīng)元。而且這種神經(jīng)可塑性會(huì )一直持續到老。   這種經(jīng)證明的人腦可塑性正在開(kāi)啟基于靈活、強大、量身定制的云計算基礎架構即服務(wù) (IaaS) 的突破性創(chuàng )新數字業(yè)務(wù)模型?;诳啥ㄖ圃频?IaaS 有望通過(guò)綜合與請求的服務(wù)有關(guān)的優(yōu)化計算來(lái)實(shí)現創(chuàng )新性產(chǎn)品差異化,交付特定的服務(wù)質(zhì)量 (QoS),為最終用戶(hù)帶來(lái)增值。這種
  • 關(guān)鍵字: 云計算  FPGA   

可視化系統集成器大大加快系統開(kāi)發(fā)

  •   System View公司是一家位于美國加州的早期創(chuàng )業(yè)型公司,公司的主要產(chǎn)品和業(yè)務(wù)是設計開(kāi)發(fā)當今嵌入式系統集成開(kāi)發(fā)所使用的工具,打破傳統,推出更加高效便捷的開(kāi)發(fā)工具。近期該公司推出一款嵌入式系統開(kāi)發(fā)工具,命名為“可視化系統集成器(VSI)”,這款軟件的目的是讓開(kāi)發(fā)人員能夠在圖形環(huán)境下以更加直觀(guān)方式描述一個(gè)完整的異構系統。這也是業(yè)內唯一的一款產(chǎn)品讓開(kāi)發(fā)人員既能夠清晰的描述系統平臺規范又能夠搭建好完整的系統。        VSI這款開(kāi)發(fā)環(huán)境是基于Xilinx
  • 關(guān)鍵字: Xilinx  VSI  

Xilinx Zynq UltraScale+ MPSoC技術(shù)概覽

  •   Xilinx的六位專(zhuān)家在IEEE Micro雜志3/4月刊上聯(lián)名發(fā)表了一篇15頁(yè)的長(cháng)文深度描述了Xilinx 16nm Zynq UltraScale+ MPSoC相關(guān)技術(shù)信息。   Zynq UltraScale+ MPSoC是Xilinx推出的第二代多處理SoC系統,在第一代Zynq-7000的基礎上做了全面升級。包括先進(jìn)的multi-domain,multi-island電源管理系統;高密度片上UltraRAM靜態(tài)存儲器;單通道速率高達32Gbps的高速收發(fā)器;集成100GbE、PCIe Ge
  • 關(guān)鍵字: Xilinx  MPSoC  

FPGA在實(shí)時(shí)基因組測序計算大顯身手,把測序時(shí)間從30小時(shí)縮短到26分鐘!

  •   基因組測序是一種新型基因檢測技術(shù),它可以從血液或者唾液中分析測定基因全序列,用來(lái)預測疾病,個(gè)人的行為特征等等。實(shí)現這一項技術(shù)需要海量的計算支持,常常需要等待一段時(shí)間才可以獲得檢測結果。然而,Edico Genome推出的“龍”硬件加速卡將測序計算時(shí)間由30小時(shí)縮短到26分鐘,很快就可能優(yōu)化實(shí)現實(shí)時(shí)計算的目標。   IBM Power Systems最近在《華盛頓郵報》官網(wǎng)上發(fā)表了題為“Powerful computing crunches genomic data
  • 關(guān)鍵字: Xilinx   FPGA  

神奇,用ZYNQ控制人體器官培植環(huán)境

  •   Biostage使用可再生生物技術(shù)來(lái)培育重要的人體器官。器官培育在一個(gè)不產(chǎn)生排異現象的支架上完成,支架源自病人自己的干細胞。該技術(shù)被用來(lái)治療各種危及生命的嚴重疾病,包括食道、支氣管方面和氣管腫瘤、氣管創(chuàng )傷等當前治療手段非常有限并且死亡率非常高的疾病。Biostage公司使用Cellframe技術(shù)在一個(gè)生物反應器中來(lái)培育替代器官,這個(gè)生物反應器NI(美國國家儀器)的RIO電路板和模組實(shí)時(shí)控制,并且借助了LabVIEW開(kāi)發(fā)環(huán)境和LabVIEW FPGA軟件。在一個(gè)旋轉的生物反應器中培植若干天后,再生器官就
  • 關(guān)鍵字: ZYNQ  FPGA  

酷! 用眼睛就可以控制計算機了

  •   如何操控電腦?用鼠標和鍵盤(pán),我們一直都是這樣做的。眼動(dòng)追蹤技術(shù)將改變這一傳統認知, EyeTech Digital讓眼睛也可以控制計算機。這一技術(shù)給有肌肉硬化癥、手部殘疾等身體缺陷的人群帶來(lái)福音,讓他們只需要眼睛就可以獨立操控電腦。同時(shí),這一技術(shù)也解放了雙手,對那些手被占用而又不得不使用電腦的人群,比如外科醫生,可以使用基于眼睛的控制界面很好的操作電腦完成他們必須完成的工作。   EyeTech Digital Systems在其產(chǎn)品中采用Xilinx Zynq SoC實(shí)現眼動(dòng)追蹤技術(shù),對公司而言,
  • 關(guān)鍵字: Xilinx  SoC  
共6799條 119/454 |‹ « 117 118 119 120 121 122 123 124 125 126 » ›|

xilinx fpga介紹

  Xilinx FPGA   Xilinx FPGA主要分為兩大類(lèi),一種側重低成本應用,容量中等,性能可以滿(mǎn)足一般的邏輯設計要求,如Spartan系列;還有一種側重于高性能應用,容量大,性能能滿(mǎn)足各類(lèi)高端應用,如Virtex系列,用戶(hù)可以根據自己實(shí)際應用要求進(jìn)行選擇。 在性能可以滿(mǎn)足的情況下,優(yōu)先選擇低成本器件。   Xilinx FPGA可編程邏輯解決方案縮短了電子設備制造商開(kāi)發(fā)產(chǎn)品的時(shí)間 [ 查看詳細 ]

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>