<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> verilog-hdl

基于SOPC的視頻編解碼IP核的設計

  • 摘  要:本論文介紹視頻編解碼IP核在SOPC中的設計,用Verliog HDL實(shí)現其各個(gè)功能子模塊,全部調試仿真通過(guò)合并成一個(gè)模塊,實(shí)現了視頻信號的采集,分配,存儲以及色度空間的轉換。整個(gè)模塊都通過(guò)仿真實(shí)現與驗證,很好的達到了系統的要求。關(guān)鍵字:SOPC;視頻編解碼;IP核;Verilog HDL  引言 基于Nios II軟核的SOPC是Altera公司提出的片上可編程系統解決方案,它將CPU、存儲器、I/O接口、DSP模塊以及鎖相環(huán)的系統設
  • 關(guān)鍵字: 嵌入式系統  單片機  SOPC  頻編解碼  SOPC  視頻編解碼  IP核  Verilog  HDL  

單片機軟硬件聯(lián)合仿真解決方案

  •   摘要:本文介紹一種嵌入式系統仿真方法,通過(guò)一種特殊設計的指令集仿真器ISS將軟件調試器軟件Keil uVision2和硬件語(yǔ)言仿真器軟件Modelsim連接起來(lái),實(shí)現了軟件和硬件的同步仿真。     關(guān)鍵詞:BFM,TCL,Verilog,Vhdl,PLI,Modelsim,Keil uVision2,ISS,TFTP,HTTP,虛擬網(wǎng)卡,Sniffer,SMART MEDIA,DMA,MAC,SRAM,CPLD   縮略詞解釋?zhuān)?   BFM:總線(xiàn)功能模塊。在HDL
  • 關(guān)鍵字: BFM  TCL  Verilog  Vhdl  PLI  Modelsim  MCU和嵌入式微處理器  

基于Verilog HDL的FIR數字濾波器設計與仿真

  • 引言:數字濾波器是語(yǔ)音與圖像處理、模式識別、雷達信號處理、頻譜分析等應用中的一種基本的處理部件,它能滿(mǎn)足波器對幅度和相位特性的嚴格要求,避免模擬濾波器所無(wú)法克服的電壓漂移、溫度漂移和噪聲等問(wèn)題。有限沖激響應(FIR)濾波器能在設計任意幅頻特性的同時(shí)保證嚴格的線(xiàn)性相位特性。   一、FIR數字濾波器   FIR濾波器用當前和過(guò)去輸入樣值的加權和來(lái)形成它的輸出,如下所示的前饋差分方程所描述的。   FIR濾波器又稱(chēng)為移動(dòng)均值濾波器,因為任何時(shí)間點(diǎn)的輸出均依賴(lài)于包含有最新的M個(gè)輸入樣值的一個(gè)窗。
  • 關(guān)鍵字: 嵌入式系統  單片機  Verilog  HDL  FIR  數字濾波器  嵌入式  

HDL編碼風(fēng)格與編碼指南

  • 第一部分:說(shuō)明 1.準則的重要程度分三個(gè)層次:   好的經(jīng)驗 -- 表明這條規則是一般情況下比較好的經(jīng)驗,在大多數的情況下要遵循,在特殊情況下可以突破這一規則。   推薦 -- 推薦這一規則,在遵循這一規則的條件下,一般不會(huì )出現問(wèn)題;   強烈推薦 -- 表示嚴格規定,除非出現特別特殊的情況,否則要嚴格遵守?!? 2.斜體部分一般表明不按照規則執行,會(huì )出現的問(wèn)題和現象,或一些相關(guān)注釋?!? 3.版本及修訂工作    姓名 徐欣,孫廣富   修訂 規范的最初發(fā)布   日期 2002-6-30
  • 關(guān)鍵字: HDL  編碼風(fēng)格  編碼指南  嵌入式  

關(guān)于學(xué)習verilog

  • 規范很重要   工作過(guò)的朋友肯定知道,公司里是很強調規范的,特別是對于大的設計(無(wú)論軟件還是硬件),不按照規范走幾乎是不可實(shí)現的。邏輯設計也是這樣:如果不按規范做的話(huà),過(guò)一個(gè)月后調試時(shí)發(fā)現有錯,回頭再看自己寫(xiě)的代碼,估計很多信號功能都忘了,更不要說(shuō)檢錯了;如果一個(gè)項目做了一半一個(gè)人走了,接班的估計得從頭開(kāi)始設計;如果需要在原來(lái)的版本基礎上增加新功能,很可能也得從頭來(lái)過(guò),很難做到設計的可重用性。   在邏輯方面,我覺(jué)得比較重要的規范有這些:   1.設計必須文檔化。要將設計思路,詳細實(shí)現等寫(xiě)入文檔,然
  • 關(guān)鍵字: verilog  

東南大學(xué)Verilog講義

  •               點(diǎn)擊此處下載
  • 關(guān)鍵字: verilog  講義  

使用Verilog實(shí)現基于FPGA的SDRAM控制器

  • 介紹了SDRAM的特點(diǎn)和工作原理,提出了一種基于FPGA的SDRAM控制器的設計方法,使用該方法實(shí)現的控制器可非常方便地對SDRAM進(jìn)行控制。
  • 關(guān)鍵字: Verilog  SDRAM  FPGA  控制器    

使用Verilog實(shí)現基于FPGA的SDRAM控制器(圖)

  • 使用Verilog實(shí)現基于FPGA的SDRAM控制器(圖) 摘 要:介紹了SDRAM的特點(diǎn)和工作原理,提出了一種基于FPGA的SDRAM控制器的設計方法,使用該方法實(shí)現的控制器可非常方便地對SDRAM進(jìn)行控制。關(guān)鍵詞:SDRAM;控制器;Verilog;狀態(tài)機 引言---在基于FPGA的圖象采集顯示系統中,常常需要用到大容量、高速度的存儲器。而在各種隨機存儲器件中,SDRAM的價(jià)格低、體積小、速度快、容量大,是比較理想的器件。但SDRAM的控制邏輯比較復雜,對時(shí)序要
  • 關(guān)鍵字: Verilog  存儲器  

基于異步FIFO實(shí)現不同時(shí)鐘域間數據傳遞的設計

  • 摘    要:數據流在不同時(shí)鐘域間的傳遞一直是集成電路芯片設計中的一個(gè)重點(diǎn)問(wèn)題。本文通過(guò)采用異步FIFO的方式給出了這個(gè)問(wèn)題的一種解決方法,并采用Verilog 硬件描述語(yǔ)言通過(guò)前仿真和邏輯綜合完成設計。 關(guān)鍵詞:異步FIFO;時(shí)鐘域;Verilog引言當今集成電路設計的主導思想之一就是設計同步化,即對所有時(shí)鐘控制器件(如觸發(fā)器、RAM等)都采用同一個(gè)時(shí)鐘來(lái)控制。但在實(shí)際的應用系統中,實(shí)現完全同步化的設計非常困難,很多情況下不可避免地要完成數據在不同時(shí)鐘域間的傳遞(如高速模塊
  • 關(guān)鍵字: Verilog  時(shí)鐘域  異步FIFO  

硬件描述語(yǔ)言HDL的現狀與發(fā)展

  • 從數字系統設計的性質(zhì)出發(fā),結合目前迅速發(fā)展的芯片系統,比較、研究各種硬件描述語(yǔ)言。
  • 關(guān)鍵字: HDL  硬件描述語(yǔ)言  發(fā)展    
共205條 14/14 |‹ « 5 6 7 8 9 10 11 12 13 14

verilog-hdl介紹

您好,目前還沒(méi)有人創(chuàng )建詞條verilog-hdl!
歡迎您創(chuàng )建該詞條,闡述對verilog-hdl的理解,并與今后在此搜索verilog-hdl的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

Verilog-Hdl    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>