<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

HDL(Hardware Description Language),是硬件描述語(yǔ)言。顧名思義,硬件描述語(yǔ)言就是指對硬件電路進(jìn)行行為描述、寄存器傳輸描述或者結構化描述的一種新興語(yǔ)言。HDL文本輸入硬件描述語(yǔ)言是用文本的形式描述硬件電路的功能,信號連接關(guān)系以及時(shí)序關(guān)系。它雖然沒(méi)有圖形輸入那么直觀(guān),但功能更強,可以進(jìn)行大規模,多個(gè)芯片的數字系統的設計。常用的HDL有ABEL,VHDL和Verilog HDL等。

在集成電路設計(特別是超大規模集成電路的計算機輔助設計)的電子設計自動(dòng)化領(lǐng)域中,Verilog是一種硬件描述語(yǔ)言,可以用它來(lái)對電子系統進(jìn)行描述。Verilog是電氣電子工程師學(xué)會(huì )(IEEE)標準之一。

Verilog能夠在多種抽象級別對數字邏輯系統進(jìn)行描述:既可以在晶體管級、邏輯門(mén)級進(jìn)行描述,也可以在寄存器傳輸級對電路信號在寄存器之間的傳輸情況進(jìn)行描述。除了對電路的邏輯功能進(jìn)行描述,Verilog代碼還能夠被用于邏輯仿真、邏輯綜合,其中后者可以把寄存器傳輸級的Verilog代碼轉換為邏輯門(mén)級的網(wǎng)表,從而方便在現場(chǎng)可編程邏輯門(mén)陣列上實(shí)現硬件電路,或者讓硬件廠(chǎng)商制造具體的專(zhuān)用集成電路。設計人員還可以利用Verilog的擴展部分Verilog-AMS進(jìn)行模擬電路和混合信號集成電路的設計。

· Verilog HDL和VHDL的比較
· 關(guān)于學(xué)習verilog



驗證碼:

20# EEPW網(wǎng)友 說(shuō):2017-04-11 14:44
有誰(shuí)會(huì )用bitstream生成verilog代碼?急 急 急
19# kly2014 說(shuō):2015-03-02 13:46
d
18# soothmusic 說(shuō):2014-07-20 06:11
回答17# wyf86:
Verilog HDL是硬件描述語(yǔ)言的一種,用于數字電子系統設計。它允許設計者用它來(lái)進(jìn)行各種級別的邏輯設計,可以用它進(jìn)行數字邏輯系統的仿真驗證、時(shí)序分析、邏輯綜合。它是目前應用最廣泛的一種硬件描述語(yǔ)言之一。
17# wyf86 說(shuō):2014-07-19 22:29
什么是Verilog HDL?
16# EEPW521 說(shuō):2014-06-18 22:13
回答15# eepwlover:
task和function說(shuō)明語(yǔ)句分別用來(lái)定義任務(wù)和函數。利用任務(wù)和函數可以把一個(gè)很大的程序模塊分解成許多較小的任務(wù)和函數便于理解和調試。輸入、輸出和總線(xiàn)信號的值可以傳入或傳出任務(wù)和函數。
15# eepwlover 說(shuō):2014-06-17 21:28
Verilog HDL硬件描述語(yǔ)言:task和function說(shuō)明語(yǔ)句區別是什么?
14# 活詞典 說(shuō):2014-05-19 21:39
一般來(lái)說(shuō),進(jìn)入FPGA的信號必須先同步,以提高系統工作頻率(板級)。
13# wyf86 說(shuō):2014-04-15 22:47
回答12# soothmusic:
可以啊,本來(lái)就支持這些
12# soothmusic 說(shuō):2014-04-14 22:54
Verilog能夠在多種抽象級別對數字邏輯系統進(jìn)行描述?
11# wyf86 說(shuō):2014-02-17 22:38
C語(yǔ)言與Verilog 配合使用可以做出好設計
10# wyf86 說(shuō):2013-11-07 21:18
回答9# soothmusic:
也沒(méi)那么難,學(xué)學(xué)EEPW上的資料,很快上手。
9# soothmusic 說(shuō):2013-11-06 22:08
Verilog的邏輯描述能力很強,不容易學(xué)習吧?
8# 活詞典 說(shuō):2013-10-05 22:34
回答7# 云端:
波形與時(shí)延產(chǎn)生機制、設計的結構組成、數據流特性、行為特性等。
7# 云端 說(shuō):2013-10-04 21:42
Verilog HDL有哪些描述能力?
6# soothmusic 說(shuō):2013-09-30 21:57
回答5# eepwlover:
很容易啊,Verilog HDL,就是在C基礎上發(fā)展起來(lái)的一種硬件描述語(yǔ)言啊。
5# eepwlover 說(shuō):2013-09-29 23:03
會(huì )了C語(yǔ)言,再學(xué)Verilog HDL難不難呢?
4# soothmusic 說(shuō):2013-09-25 22:10
回答3# eepwlover:
是的,Verilog AMS,也是一種硬件描述語(yǔ)言,用于模擬電子設計的。
3# eepwlover 說(shuō):2013-09-24 20:28
前段時(shí)間,在論壇看到了Verilog AMS,這也是一種硬件語(yǔ)言嗎?用在哪里?
2# 云端 說(shuō):2013-09-22 22:17
Verilog,有沒(méi)有可用的編程語(yǔ)言接口?
EEPW521回答:2013-09-23
有啊,通過(guò)該編程語(yǔ)言接口,可以在驗證、模擬期間,從外部訪(fǎng)問(wèn)設計,包括模擬的運行和控制。
1# wyf86 說(shuō):2013-09-11 22:34
Verilog HDL和VHDL是目前世界上最流行的兩種硬件描述語(yǔ)言,都是在20世紀80年代中期開(kāi)發(fā)出來(lái)的。
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>