<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> philips-xilinx

可視化系統集成器大大加快系統開(kāi)發(fā)

  •   System View公司是一家位于美國加州的早期創(chuàng )業(yè)型公司,公司的主要產(chǎn)品和業(yè)務(wù)是設計開(kāi)發(fā)當今嵌入式系統集成開(kāi)發(fā)所使用的工具,打破傳統,推出更加高效便捷的開(kāi)發(fā)工具。近期該公司推出一款嵌入式系統開(kāi)發(fā)工具,命名為“可視化系統集成器(VSI)”,這款軟件的目的是讓開(kāi)發(fā)人員能夠在圖形環(huán)境下以更加直觀(guān)方式描述一個(gè)完整的異構系統。這也是業(yè)內唯一的一款產(chǎn)品讓開(kāi)發(fā)人員既能夠清晰的描述系統平臺規范又能夠搭建好完整的系統。        VSI這款開(kāi)發(fā)環(huán)境是基于Xilinx
  • 關(guān)鍵字: Xilinx  VSI  

Xilinx Zynq UltraScale+ MPSoC技術(shù)概覽

  •   Xilinx的六位專(zhuān)家在IEEE Micro雜志3/4月刊上聯(lián)名發(fā)表了一篇15頁(yè)的長(cháng)文深度描述了Xilinx 16nm Zynq UltraScale+ MPSoC相關(guān)技術(shù)信息。   Zynq UltraScale+ MPSoC是Xilinx推出的第二代多處理SoC系統,在第一代Zynq-7000的基礎上做了全面升級。包括先進(jìn)的multi-domain,multi-island電源管理系統;高密度片上UltraRAM靜態(tài)存儲器;單通道速率高達32Gbps的高速收發(fā)器;集成100GbE、PCIe Ge
  • 關(guān)鍵字: Xilinx  MPSoC  

FPGA在實(shí)時(shí)基因組測序計算大顯身手,把測序時(shí)間從30小時(shí)縮短到26分鐘!

  •   基因組測序是一種新型基因檢測技術(shù),它可以從血液或者唾液中分析測定基因全序列,用來(lái)預測疾病,個(gè)人的行為特征等等。實(shí)現這一項技術(shù)需要海量的計算支持,常常需要等待一段時(shí)間才可以獲得檢測結果。然而,Edico Genome推出的“龍”硬件加速卡將測序計算時(shí)間由30小時(shí)縮短到26分鐘,很快就可能優(yōu)化實(shí)現實(shí)時(shí)計算的目標。   IBM Power Systems最近在《華盛頓郵報》官網(wǎng)上發(fā)表了題為“Powerful computing crunches genomic data
  • 關(guān)鍵字: Xilinx   FPGA  

酷! 用眼睛就可以控制計算機了

  •   如何操控電腦?用鼠標和鍵盤(pán),我們一直都是這樣做的。眼動(dòng)追蹤技術(shù)將改變這一傳統認知, EyeTech Digital讓眼睛也可以控制計算機。這一技術(shù)給有肌肉硬化癥、手部殘疾等身體缺陷的人群帶來(lái)福音,讓他們只需要眼睛就可以獨立操控電腦。同時(shí),這一技術(shù)也解放了雙手,對那些手被占用而又不得不使用電腦的人群,比如外科醫生,可以使用基于眼睛的控制界面很好的操作電腦完成他們必須完成的工作。   EyeTech Digital Systems在其產(chǎn)品中采用Xilinx Zynq SoC實(shí)現眼動(dòng)追蹤技術(shù),對公司而言,
  • 關(guān)鍵字: Xilinx  SoC  

Xilinx差異化戰略深耕150億市場(chǎng)藍海

  •   “未來(lái)是什么?智能,互聯(lián),差異化?!边@是Xilinx在北京媒體發(fā)布會(huì )上播放的宣傳片中的主題。其中差異化是該公司十分重視的話(huà)題。近日,Xilinx戰略與市場(chǎng)營(yíng)銷(xiāo)部高級副總裁Steve Glaser來(lái)華,以“差異化:在行業(yè)大趨勢中脫穎而出”為題,介紹了Xilinx的戰略動(dòng)向及所關(guān)注的四個(gè)領(lǐng)域?! laser指出:Xilinx是高端FPGA市場(chǎng)上的領(lǐng)導者,其靈活高效的全可編程(All Programmable)產(chǎn)品和技術(shù)可為用戶(hù)帶來(lái)差異化價(jià)值,5年內將使用戶(hù)數增長(cháng)5倍,市場(chǎng)機遇擴展加倍,總市場(chǎng)容量約150
  • 關(guān)鍵字: Xilinx  Steve Glaser  201608  

基于SATA2.0的高速存儲系統設計實(shí)現

  • 本文介紹了一種高速數據存儲系統,該系統采用SATA2.0協(xié)議,存儲介質(zhì)選擇的是Intel公司新型固態(tài)硬盤(pán),控制器選擇的是Xilinx公司的Viretx-5系列FPGA,以及所提供的軟件開(kāi)發(fā)平臺ISE和EDK聯(lián)合開(kāi)發(fā)工具,最后使用ChipScope對系統進(jìn)行測試。多次測試結果顯示,本系統能穩定有效地完成高速數據傳輸,且存儲速度達到800MB/s。
  • 關(guān)鍵字: FPGA  SATA2.0  固態(tài)硬盤(pán)  ChipScope  Xilinx  201607  

世界上最好的智能燈泡Philips hue該何去何從?

  •   不知道大家還有沒(méi)有在關(guān)注hue,今年應該是hue出來(lái)的第四個(gè)年頭了。發(fā)展了這么些年,hue的家居產(chǎn)品系列已經(jīng)相當完整,包含彩色燈泡、白光燈泡、燈帶、臺燈、洗墻燈、無(wú)線(xiàn)開(kāi)關(guān)(hue tap)以及墻壁開(kāi)關(guān)。借著(zhù)看用戶(hù)反饋、產(chǎn)品調研以及競品分析的目的,我就把Amazon上hue的評論都看了一遍,有些有趣的東西,跟大家分享一下。題外話(huà),亞馬遜的評論區運營(yíng)的真是好啊,快趕上評測文章了。   1.容易配置。無(wú)論初始套裝還是后期新添加的開(kāi)關(guān)或者其他燈具,hue的這套系統都非常簡(jiǎn)單,這是很多用戶(hù)贊賞的一點(diǎn)?,F在所謂
  • 關(guān)鍵字: 智能燈泡  Philips   

Xilinx打全可編程差異化牌,將市場(chǎng)機遇擴展3倍

  •   “未來(lái)是什么?智能,互聯(lián),差異化?!边@是Xilinx在北京媒體發(fā)布會(huì )上播放的宣傳片中的主題。其中差異化是該公司十分重視的話(huà)題。近日,Xilinx戰略與市場(chǎng)營(yíng)銷(xiāo)部高級副總裁Steve Glaser來(lái)華,以“差異化:在行業(yè)大趨勢中脫穎而出”為題,介紹了Xilinx的戰略動(dòng)向。   他指出:Xilinx是高端FPGA市場(chǎng)上的領(lǐng)導者,其靈活高效的全可編程(All Programmable)產(chǎn)品和技術(shù)可為用戶(hù)帶來(lái)差異化價(jià)值,5年內將使用戶(hù)數增長(cháng)5倍,市場(chǎng)機遇
  • 關(guān)鍵字: Xilinx  可編程  

Xilinx擴展ZynqUltraScale+ MPSoC系列推出新型雙核器件

  •   全可編程技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (Xilinx, Inc.)今天宣布其Zynq®UltraScale+™MPSoC系列新增新型雙核器件。全新雙核“CG”系列產(chǎn)品提高了ZynqMPSoC產(chǎn)品組合的可擴展性,包含雙應用和實(shí)時(shí)處理器組合。目前ZynqUltraScale+系列以較低成本切入點(diǎn)增加了雙核器件和處理可擴展性,該系列提供四核 ARM® Cortex®-A53、雙核 Cortex-R5以及一個(gè)圖形處理單元和一個(gè)視頻編解碼器單元。
  • 關(guān)鍵字: Xilinx  ZynqMPSoC  

Xilinx SDSoC支持16nm ZynqUltrascale+ MPSoC軟件定義編程

  •   全可編程技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX)) 今天宣布推出 SDSoC™開(kāi)發(fā)環(huán)境2016.1版,支持Zynq系列SoC和MPSoC 使用 C和C++語(yǔ)言進(jìn)行軟件定義編程,并支持近期新推出的16nm Zynq® UltraScale+™ MPSoC。此外,該新版環(huán)境還憑借系統級特性分析工具,將編譯時(shí)間縮減一半,從而實(shí)現了生產(chǎn)力的大幅提升。   賽靈思公司 SDSoC產(chǎn)品市場(chǎng)營(yíng)銷(xiāo)與規劃經(jīng)理Nick Ni表示:&ldq
  • 關(guān)鍵字: Xilinx  SDSoC  

Xilinx擴大16nm UltraScale+ 產(chǎn)品路線(xiàn)圖為數據中心新增加速強化技術(shù)

  •   全可編程技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (Xilinx, Inc.)今天宣布擴展其16nm UltraScale+™ 產(chǎn)品路線(xiàn)圖,面向數據中心新增加速強化技術(shù)。其成品將可以提供賽靈思業(yè)界領(lǐng)先的16nmFinFET+ FPGA與集成式高帶寬存儲器 (HBA) 的強大組合優(yōu)勢,并支持最近剛剛宣布推出的加速緩存一致性互聯(lián) (CCIX) 技術(shù)。CCIX由7家業(yè)界龍頭企業(yè)聯(lián)合推出,旨在實(shí)現與多處理器架構協(xié)同使用的加速架構。增強型加速技術(shù)將支持高效的異構計算,致力于滿(mǎn)足數據中心工作負載最苛刻的要求
  • 關(guān)鍵字: Xilinx  UltraScale+  

基于高速串行接口的雷達信號采集回放系統

  • 針對雷達現場(chǎng)中復雜多變的電磁信號難以及時(shí)分析處理,本文提出了一種基于高速串行接口的雷達中頻信號采集回放系統。該系統充分利用JESD204B高速串行接口和吉比特收發(fā)器,通過(guò)Xilinx Virtex FPGA芯片對其進(jìn)行控制,實(shí)現雷達中頻信號的高速、高精度、可靠、穩定采集和回放,有效地解決了高速數據流并行傳輸時(shí)存在碼間串擾的問(wèn)題。
  • 關(guān)鍵字: 高速串行接口  采集回放  Xilinx Virtex-6  201606  

高通150億美元出手Xilinx?賽靈思謠傳要被并、股價(jià)飆近6%

  •   可程式邏輯元件廠(chǎng)商Xilinx, Inc.傳出并購謠言,激勵其股價(jià)跳漲近6%,成為費城半導體指數今(24)日漲幅最高的成分股?! arron`s.com、Investor`s Business Daily等外電24日報導,Street Insider發(fā)表了一篇文章指稱(chēng),消息謠傳有買(mǎi)主提議要以150億美元并購Xilinx。對此,Cowen & Co.半導體分析師Timothy Arcuri認為,高通(Qualcomm Inc.)顯然是潛在買(mǎi)主?! rcuri表示,雖然文章內容并未特別提到,但
  • 關(guān)鍵字: 高通  Xilinx  

Xilinx擴展SmartConnect技術(shù)為16nm UltraScale+器件實(shí)現20%-30%性能突破

  •   All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. )今天宣布推出Vivado® Design Suite2016.1 的 HLx版本。該全新套件新增了 SmartConnect技術(shù)支持,能為UltraScale™和UltraScale+產(chǎn)品組合帶來(lái)前所未有的高性能。Vivado Design Suite2016.1版本包含SmartConnect技術(shù)擴展,可解決高性能數百萬(wàn)系統邏輯單元設計中的系統互聯(lián)瓶頸,從而讓UltraScale和U
  • 關(guān)鍵字: Xilinx  SmartConnect  

Xilinx與IBM通過(guò)SuperVesselOpenPOWER開(kāi)發(fā)云平臺實(shí)現 FPGA加速

  •   All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司 (Xilinx, Inc. (NASDAQ:XLNX)) 與 IBM(NYSE: IBM)公司今天聯(lián)合宣布將通過(guò)SuperVesselOpenPOWER開(kāi)發(fā)云平臺實(shí)現 FPGA加速。內置在 SuperVessel 中的賽靈思 SDAccel? 開(kāi)發(fā)環(huán)境,將為包括大數據分析和機器學(xué)習等性能要求嚴苛應用的開(kāi)發(fā)
  • 關(guān)鍵字: Xilinx  FPGA  
共779條 9/52 |‹ « 7 8 9 10 11 12 13 14 15 16 » ›|

philips-xilinx介紹

您好,目前還沒(méi)有人創(chuàng )建詞條philips-xilinx!
歡迎您創(chuàng )建該詞條,闡述對philips-xilinx的理解,并與今后在此搜索philips-xilinx的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>