<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> flash fpga

基于FPGA的數字式心率計

  • 心率計是常用的醫學(xué)檢查設備,實(shí)時(shí)準確的心率測量在病人監控、臨床治療及體育競賽等方面都有著(zhù)廣泛的應用。心率測量包括瞬時(shí)心率測量和平均心率測量。瞬時(shí)心率不僅能夠反映心率的快慢。同時(shí)能反映心率是否勻齊;平均心率雖只能反映心率的快慢,但記錄方便,因此這兩個(gè)參數在測量時(shí)都是必要的。   測量心率有模擬和數字兩種方法。模擬方法是在給定的時(shí)間間隔內計算R波(或脈搏波)的脈沖個(gè)數,然后將脈沖計數乘以一個(gè)適當的常數測量心率的。這種方法的缺點(diǎn)是測量誤差較大、元件參數調試困難、可靠性差。數字方法是先測量相鄰R波之間的時(shí)間,
  • 關(guān)鍵字: FPGA  醫療電子專(zhuān)題  醫療保健類(lèi)  

用單片機實(shí)現SRAM工藝FPGA的加密應用

  • 在現代電子系統設計中,由于可編程邏輯器件的卓越性能、靈活方便的可升級特性,而得到了廣泛的應用。由于大規模高密度可編程邏輯器件多采用SRAM工藝,要求每次上電,對FPGA器件進(jìn)行重配置,這就使得可以通過(guò)監視配置的位數據流,進(jìn)行克隆設計。因此,在關(guān)鍵、核心設備中,必須采用加密技術(shù)保護設計者的知識產(chǎn)權。 1 基于SRAM工藝FPGA的保密性問(wèn)題   通常,采用SRAM工藝的FPGA芯片的的配置方法主要有三種:由計算機通過(guò)下載電纜配置、用專(zhuān)用配置芯片(如Altera公司的EPCX系列芯片)配置、采用存儲器
  • 關(guān)鍵字: FPGA  SRAM  單片機  加密  嵌入式系統  存儲器  

賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標準測試的FPGA

  • 通過(guò)PCI EXPRESS兼容性測試 -  賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標準測試的FPGA 經(jīng)驗證的解決方案使用戶(hù)可快速采用業(yè)界速度最快的、內建低功耗PCI Express 端點(diǎn)模塊和串行收發(fā)器的65nm FPGA     靈思公司( Xilinx, Inc. (NASDAQ: XLNX))宣布其Virtex™-5&nbs
  • 關(guān)鍵字: FPGA  v1.1標準測試  單片機  嵌入式系統  賽靈思VIRTEX-5  

賽靈思最新版ISE大幅縮短FPGA設計周期

  • 賽靈思公司(Xilinx, Inc.)推出業(yè)界應用最廣泛的集成軟件環(huán)境(ISE)設計套件的最新版本ISE 9.1i。新版本專(zhuān)門(mén)為滿(mǎn)足業(yè)界當前面臨的主要設計挑戰而優(yōu)化,這些挑戰包括時(shí)序收斂、設計人員生產(chǎn)力和設計功耗。除了運行速度提高2.5倍以外,ISE 9.1i還新采用了SmartCompile 技術(shù),因而可在確保設計中未變更部分實(shí)施結果的同時(shí),將硬件實(shí)現的速度再提高多達6倍。同時(shí),ISE 9.1i 還優(yōu)化了其最新65nm Virtex-
  • 關(guān)鍵字: FPGA  ISE  單片機  嵌入式系統  賽靈思  

以太網(wǎng)到多路E1適配電路設計及FPGA實(shí)現

  • 伴隨著(zhù)Internet的迅速發(fā)展,IP已經(jīng)成為綜合業(yè)務(wù)通信的首選協(xié)議,其承載的信息量也在成倍增長(cháng),如何利用現有的電信資源組建寬帶IP網(wǎng)絡(luò )是近年來(lái)研究的熱點(diǎn)。目前,比較成熟的技術(shù)主要有IP over SDH(POS)和IP over ATM(POA)。POS將IP包直接裝入SDH的虛容器中,通道開(kāi)銷(xiāo)少、實(shí)現簡(jiǎn)單,具有自動(dòng)保護切換功能;POA的復接過(guò)程比較復雜,可以通過(guò)高系統開(kāi)銷(xiāo)提供較好的服務(wù)質(zhì)量保證(QOS)。從目前的市場(chǎng)看,各大通信設備商都推出了基于POS/POA的產(chǎn)品,但總體成本較高,主要面向的是一些高
  • 關(guān)鍵字: E1  FPGA  單片機  嵌入式系統  適配電路  通訊  網(wǎng)絡(luò )  無(wú)線(xiàn)  

FPGA:來(lái)日方長(cháng)顯身手--專(zhuān)訪(fǎng)Altera總裁兼CEO John Daane

  • Altera是一個(gè)團結緊密的團體,每一個(gè)成員都有共同的堅定的信念和為此信念奮斗不息的激情。我從John Daane身上也看到這一點(diǎn)。Daane是一位年輕的CEO,在加入Altera之前,他在LSI Logic公司工作了15年,負責ASIC技術(shù)的研發(fā)。這又是他們的一個(gè)共同特點(diǎn),這些投身FPGA事業(yè)的人物,幾乎都曾是ASIC行業(yè)的專(zhuān)家??磥?lái)他們的確是一群志同道合的人,在若干年前看到FPGA行業(yè)發(fā)展的大好前景,所以聚到一起來(lái)了。     如果現在讓我歷
  • 關(guān)鍵字: FPGA  

DVB-C解交織器的FPGA實(shí)現

  • 卷積交織和解交織原理簡(jiǎn)介 在DVB-C系統當中,實(shí)際信道中的突發(fā)錯誤往往是由脈沖干擾、多徑衰落引起的,在統計上是相關(guān)的,所以一旦出現不能糾正的錯誤時(shí),這種錯誤將連續存在。因此在DVB-C系統里,采用了卷積交織來(lái)解決這種問(wèn)題。它以一定規律擾亂源符號數據的時(shí)間順序,使其相關(guān)性減弱,然后將其送入信道,解交織器按相反規律恢復出源符號數據。 DVB-C的卷積交織和解交織原理為:交織由I=12(I為交織深度)個(gè)分支構成。每個(gè)分支的延時(shí)逐漸遞增,遞增的單元數M=n/I=204/12=17(M為交織基數)。這里的
  • 關(guān)鍵字: DVB-C  FPGA  單片機  嵌入式系統  

賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標準測試的FPGA

  • 通過(guò)PCI EXPRESS兼容性測試 -  賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標準測試的FPGA 經(jīng)驗證的解決方案使用戶(hù)可快速采用業(yè)界速度最快的、內建低功耗PCI Express 端點(diǎn)模塊和串行收發(fā)器的65nm FPGA     賽靈思公司宣布其Virtex™-5 LXT FPGA通過(guò)了最新的PCI Express端點(diǎn) v1.1
  • 關(guān)鍵字: FPGA  v1.1標準  VIRTEX-5  測試  單片機  嵌入式系統  賽靈思  測試測量  

基于FPGA的圖像預處理系統

  • 本文介紹的是利用FPGA并行處理和計算能力,以Altera FPGA Stratix EP1S40為系統控制的核心實(shí)現的SOPC。
  • 關(guān)鍵字: FPGA  圖像預處理  系統    

FPGA迎來(lái)65nm時(shí)代

  • 11月13日,Altera公司正式發(fā)布了業(yè)界期盼以久的65nm FPGA—Stratix III 。與此同時(shí)Xilinx又更進(jìn)一步,在同一時(shí)間推出了65nm的Virtex-5 LXT系列,這也是時(shí)隔半年之后Xilinx推出的第二款65nm 產(chǎn)品。由此,FPGA進(jìn)入了65nm時(shí)代,Altera 與Xilinx也將展開(kāi)新的技術(shù)對壘。 Altera: Stratix III FPGA怎樣在獲得高性能的同時(shí)保持低功耗是65nm領(lǐng)域的最大難題,Altera的解決辦法是針對設計中需要的地方提高性能,而把其他地方的功
  • 關(guān)鍵字: 0612_A  FPGA  單片機  嵌入式系統  雜志_業(yè)界風(fēng)云  

美國賽靈思(Xilinx)公司 & 合眾達公司在清華大學(xué)成功舉辦FPGA技術(shù)研討會(huì )

  • 由美國賽靈思(Xilinx)公司組織、北京合眾達電子與清華大學(xué)電工電子中心共同舉辦的FPGA免費教授研討會(huì )于12月16日、17日在清華大學(xué)電工電子實(shí)驗室成功舉辦。來(lái)自清華大學(xué)、北京大學(xué)、北京理工大學(xué)、北京科技大學(xué)、北京郵電大學(xué)、北方工業(yè)大學(xué)、山東大學(xué)等多所高校近100位教師及學(xué)生代表參加。     Xilinx中國區大學(xué)計劃經(jīng)理謝凱年博士作了精彩演講,著(zhù)重介紹了Xilinx公司發(fā)展歷史、國外知名高?;赬ilinx FPGA教學(xué)情況以及中國區大學(xué)計劃情況與宏偉藍圖,在座學(xué)員對
  • 關(guān)鍵字: FPGA  Xilinx  合眾達  清華大學(xué)  

人臉檢測系統的SoPC設計

  • 摘  要:本文采用Nios Ⅱ軟核處理器在FPGA上設計了一種人臉檢測系統,對該系統的功能、結構和實(shí)現作了較詳細的闡述。設計結果表明,該系統體積小,數據處理速度快,保證了很好的實(shí)時(shí)性。關(guān)鍵詞:人臉檢測;FPGA; 軟核處理器;片上系統 引言人臉檢測跟蹤是計算機視覺(jué)中十分重要的研究領(lǐng)域,正受到越來(lái)越多的關(guān)注。傳統基于PC平臺的人臉檢測跟蹤系統體積大,不能滿(mǎn)足便攜的要求,更不適合露天使用;而采用通用的DSP芯片組成的系統,外圍電路較復雜,設計與調試都需要較長(cháng)的時(shí)間,且系統的可擴展性和移植性不好。利
  • 關(guān)鍵字: FPGA  測量  測試  片上系統  人臉檢測  軟核處理器  

DAB接收機的樣機設計

  • 與現行廣播相比,數字音頻廣播(Digital Audio Broadcasting,簡(jiǎn)稱(chēng)DAB)這種新的傳輸系統憑借其諸多優(yōu)點(diǎn)而引起了國際通信行業(yè)的矚目,并獲得了迅速的發(fā)展。我國廣播電影電視行業(yè)標準《30~3000MHz地面數字音頻廣播系統技術(shù)規范》自2006年6月1日起實(shí)施。 該標準是DAB標準,適用于移動(dòng)和固定接收機傳送高質(zhì)量數字音頻節目和數據業(yè)務(wù)。 由于手機電視將為2008北京奧運提供服務(wù),國內多家單位已積極致力于DAB的研制開(kāi)發(fā)。本文將介紹DAB接收機的樣機設計。 系統的性能要求 歐洲DAB
  • 關(guān)鍵字: DAB  DSP  FPGA  數字音頻廣播  消費電子  消費電子  

基于FPGA的TCP粘合設計與實(shí)現

  • 傳統的數據分流一般基于三層、四層交換,不能在應用層解析數據,導致數據在后端服務(wù)器解析后還要相互重新分發(fā),增加了服務(wù)數據傳輸的開(kāi)銷(xiāo),為解決該問(wèn)題,可以在客戶(hù)端與服務(wù)器之間采用應用級代理服務(wù)器,利用該服務(wù)器專(zhuān)門(mén)對數據包進(jìn)行解析分發(fā),但是該方式下,數據要進(jìn)入TCP/IP協(xié)議棧,處理速度慢,同時(shí)代理服務(wù)器還需要與客戶(hù)端、服務(wù)器雙方通信,需要處理的數據量非常大,因此在集群應用中,特別是大規模負載平衡集群系統中很少使用應用級代理。 在應用級代理的基礎上,為進(jìn)一步提高數據處理的速度,提出了TCP粘合技術(shù)[1]。該技
  • 關(guān)鍵字: FPGA  TCP粘合  服務(wù)器  客戶(hù)端  通訊  網(wǎng)絡(luò )  無(wú)線(xiàn)  

LambdaPRO 3支持XILINX Virtex-4 FX FPGA

  •         LambdaPRO 3成功實(shí)現了對XILINX公司內嵌PowerPC405硬核的Virtex-4 FX FPGA的支持,用戶(hù)可以在Virtex-4 FX FPGA上開(kāi)發(fā)基于DeltaOS的嵌入式系統。             LambdaPRO 
  • 關(guān)鍵字: FPGA  FX  LambdaPRO  Virtex-4  廠(chǎng)XILINX  單片機  嵌入式系統  
共6878條 445/459 |‹ « 443 444 445 446 447 448 449 450 451 452 » ›|

flash fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條flash fpga!
歡迎您創(chuàng )建該詞條,闡述對flash fpga的理解,并與今后在此搜索flash fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>