<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> dsp+fpga

精確綜合:下一代FPGA綜合平臺

  • 概述 電子系統設計正在發(fā)生著(zhù)重要的轉變??删幊踢壿嬈骷乖O計者可以開(kāi)發(fā)具有千萬(wàn)門(mén)以上、頻率超過(guò)300MHz以及嵌入式處理器的電路,能夠集成完整的系統。這一技術(shù)進(jìn)步通過(guò)提供ASIC領(lǐng)域之外的全面的方法,正在引起設計過(guò)程的轉變。在迅速變化的可編程邏輯領(lǐng)域,EDA提供商面臨的挑戰是,如何提供與硅容量和復雜性同步的設計工具和方法。例如,ASIC領(lǐng)域用了15年來(lái)合并硅處理和基于可靠的功能性EDA軟件的設計方法。這種ASIC技術(shù)曾經(jīng)是工業(yè)領(lǐng)域的驅動(dòng)力和發(fā)展方向??梢哉f(shuō)ASIC處理造就了電子工業(yè)廉價(jià)的方案,導
  • 關(guān)鍵字: FPGA  

基于TMS320C5402的數字壓縮語(yǔ)音錄放系統

  • 電子設計應用2004年第9期摘    要:本文選用TMS320C5402作為DSP芯片,單片機選用AT89C51,設計了一個(gè)主從式數字壓縮語(yǔ)音錄放系統,用來(lái)實(shí)現語(yǔ)音數字錄音和播放的功能。關(guān)鍵詞:DSP;AT89C51;主從式;語(yǔ)音錄放系統簡(jiǎn)介本系統的主要功能是通過(guò)對語(yǔ)音信號進(jìn)行壓縮,以實(shí)現高效率數字錄音,可用于電話(huà)留言,語(yǔ)聲應答等場(chǎng)合。采用磁帶錄音實(shí)現電話(huà)留言,雖然錄音的時(shí)間較長(cháng),但不便于查找和保存。數字錄音可以克服磁帶錄音的缺點(diǎn),不僅查找速度快,而且對錄音信息進(jìn)行編輯整理也
  • 關(guān)鍵字: AT89C51  DSP  語(yǔ)音錄放  主從式  

GPIB接口的FPGA實(shí)現

  • 電子設計應用2004年第10期摘    要:GPIB接口是測試儀器中常用的接口方式。通過(guò)將接口設計分解為同步狀態(tài)機設計和寄存器讀寫(xiě)電路設計,采用Verilog語(yǔ)言實(shí)現了滿(mǎn)足IEEE488.1協(xié)議的IP Core設計。將此IP Core固化到FPGA芯片中即可實(shí)現GPIB各種接口功能。關(guān)鍵詞:GPIB接口;狀態(tài)機;FPGA引言在自動(dòng)測試領(lǐng)域中,GPIB通用接口是測試儀器常用的接口方式,具有一定的優(yōu)勢。通過(guò)GPIB組建自動(dòng)測試系統方便且費用低廉。而GPIB控制芯片是自動(dòng)測試系統中
  • 關(guān)鍵字: FPGA  GPIB接口  狀態(tài)機  

實(shí)現FPGA與PC的串行通信

  • 電子設計應用2004年第10期摘    要:本文主要介紹了基于FPGA技術(shù)實(shí)現與PC串行通信的過(guò)程,給出了各個(gè)模塊的具體實(shí)現方法,分析了實(shí)現結果,驗證了串行通信的正確性。關(guān)鍵詞:串行通信;FPGA引言串行通信即串行數據傳輸,實(shí)現FPGA與PC的串行通信在實(shí)際中,特別是在FPGA的調試中有著(zhù)很重要的應用。調試過(guò)程一般是先進(jìn)行軟件編程仿真,然后將程序下載到芯片中驗證設計的正確性,目前還沒(méi)有更好的工具可以在下載后實(shí)時(shí)地對FPGA的工作情況和數據進(jìn)行分析。通過(guò)串行通信,可以向FPGA
  • 關(guān)鍵字: FPGA  串行通信  

應用SoPC Builder開(kāi)發(fā)電子系統

  • 電子設計應用2004年第9期摘    要:本文從系統總線(xiàn)設計、用戶(hù)自定義指令和FPGA協(xié)處理器的應用這三個(gè)方面詳細介紹了如何應用SoPC設計思想和SoPC Builder工具來(lái)開(kāi)發(fā)電子系統。通過(guò)應用SoPC Builder開(kāi)發(fā)工具,設計者可以擺脫傳統的、易于出錯的軟硬件設計細節,從而達到加快項目開(kāi)發(fā)、縮短開(kāi)發(fā)周期、節約開(kāi)發(fā)成本的目的。關(guān)鍵詞:SoPC;SoPC Builder;FPGA引言隨著(zhù)技術(shù)的進(jìn)一步發(fā)展,SoC設計面臨著(zhù)一些諸如如何進(jìn)行軟硬件協(xié)同設計,如何縮短電子產(chǎn)品開(kāi)
  • 關(guān)鍵字: FPGA  SoPC  SoPC  Builder  

DSP的特點(diǎn)、發(fā)展趨勢與應用

  • 2004年5月A版   數字化技術(shù)正在極大地改變著(zhù)我們的生活和體驗。作為數字化技術(shù)的基石,數字信號處理(DSP)技術(shù)已經(jīng)、正在、并且還將在其中扮演一個(gè)不可或缺的角色。DSP的核心是算法與實(shí)現,越來(lái)越多的人正在認識、熟悉和使用它。因此,理性地評價(jià)DSP器件的優(yōu)缺點(diǎn),及時(shí)了解DSP的現狀以及發(fā)展趨勢,正確使用DSP芯片,才有可能真正發(fā)揮出DSP的作用。 DSP器件與算法   DSP(數字信號處理器)作為一種微處理器,其設計的出發(fā)點(diǎn)和通用CPU以及MCU等處理器是不同的。DSP是為完成實(shí)時(shí)數字信號處理任務(wù)
  • 關(guān)鍵字: DSP  嵌入式  

DSP內核—VLIW與SIMD珠聯(lián)璧合

  • 2004年5月A版   DSP 在手機、音樂(lè )播放器和其他消費品中的應用,直接關(guān)系著(zhù)系統的功能與價(jià)格。在適當的價(jià)位上,DSP 必需提供足夠的功能滿(mǎn)足當前需求,并且有充裕的可擴展性和空間,以便設計人員對硬件無(wú)需大動(dòng)干戈,便能為系統添加新功能或強化現有功能。   當傳送遠遠超過(guò)競爭性的 DSP 引擎級別的功能時(shí),CEVA-X DSP 內核架構也符合這些需求。CEVA 公司前身為 Parthus-Ceva,他們把單指令/多數據(SIMD)和超長(cháng)指令字(VLIW)兩套方案組合成最佳環(huán)境,使性能發(fā)揮到極致。VLI
  • 關(guān)鍵字: DSP  嵌入式  

汽車(chē)電子類(lèi)MCU/DSP器件及應用

  • 2004年8月B版   MM908E624/25系列單片機主要是為汽車(chē)和工業(yè)控制而設計。它們都是由高性能的HC08單片機(MCU)核和SmartMOS集成電路芯片構成,具有集成度高、價(jià)格低等特點(diǎn)。   該系列單片機所帶的HC08單片機核基本都是一樣的,都包括16K字節的片上flash存儲器,512字節的RAM,兩個(gè)16位2通道的定時(shí)器,增強型串行通訊接口(ESCI),10位精度的模數轉換器(ADC),串行外設接口(SPI)和16個(gè)單片機通用I/O口。   但二者內部的SmartMOS集成電路部分略有
  • 關(guān)鍵字: MCU/DSP  嵌入式  

智能儀表類(lèi)MCU/DSP

  • 2004年5月B版 引言   儀器儀表是常見(jiàn)的MCU應用場(chǎng)合,通常需要擔任控制器的MCU/DSP具有有效的輸入接口、快捷的數據處理能力、豐富的輸出接口、較低的電源功耗: Freescale為該類(lèi)應用特別設計了多款合適的微控制器。   MC9S08GB32和68HC08LK24都是HCS08家族成員。HCS08家族是HC08系列單片機的升級產(chǎn)品,使用了增強的HCS08內核和多種外圍功能模塊,更低的工作電壓、業(yè)界領(lǐng)先的FLASH存儲技術(shù)和無(wú)與倫比的開(kāi)發(fā)工具支持。 MC68HC908LK24結構特點(diǎn)
  • 關(guān)鍵字: MCU/DSP  嵌入式  

利用DSP智能電機控制提高能量效率

  •   目前,工業(yè)用電的三分之二為電機所消耗,而在居民用電中這一比例亦高達四分之一,有鑒于此,電機的效率問(wèn)題繼續受到更大的關(guān)注。標準的電機應用完全能以更高的能量效率運行,就電能到機械能的轉換而言,大多數電機的效率較低。這意味著(zhù)它們浪費了大量的能量,以發(fā)熱的形式散失掉,而未能變換為有用的機械能。   此外,既然一個(gè)未受控制的電機必須克服瞬態(tài)機械負載的影響,設計者除了加大電機尺寸外很難作出其它的選擇,而一個(gè)尺寸過(guò)大的AC感應電機(最常用的電機類(lèi)型),其效率必然更低,因為電機是在小于其設計負載的條件下工作。 提
  • 關(guān)鍵字: DSP  嵌入式  

基于FPGA的誤碼測試儀

  • 2004年4月A版 摘  要:本文提出了一種基于FPGA的誤碼測試方案,并在FPGA上實(shí)現了其功能。該方案不僅納入了“同步保護”的思想,同時(shí)對誤碼率量級的判斷也提出了一種簡(jiǎn)化而又可行的方法。 關(guān)鍵詞:誤碼測試;FPGA;m序列;同步   在數字通信系統中,為了檢測系統的性能,通常使用誤碼分析儀對其誤碼性能進(jìn)行測量。誤碼分析儀給工程實(shí)際應用帶來(lái)了極大的便利,比如它有豐富的測試接口和測試內容,并能將結果直觀(guān)、準確的顯示出來(lái)。但是它的價(jià)格昂貴,并且通常需要另加外部輔助長(cháng)線(xiàn)驅動(dòng)電路才能與某些系統接
  • 關(guān)鍵字: FPGA  嵌入式  

2004年,賽靈思成立20周年慶典

  •   2004年,賽靈思成立20周年慶典。通過(guò)表彰員工、用戶(hù)、股東、合作伙伴和當地社區,公司慶祝了它的20歲生日。
  • 關(guān)鍵字: 賽靈思  FPGA  

基于DSP的自適應數字抗噪聲模塊

  • 摘 要: 本文介紹了一種基于專(zhuān)用DSP芯片,采用獨特的軟件抗噪聲算法的數字抗噪聲模塊,實(shí)現了在120分貝噪聲環(huán)境中話(huà)音的清晰度不小于98。此模塊已成功應用于我國機載通信設備中。關(guān)鍵詞: 數字信號處理(DSP);噪聲 概述國內目前第三代抗噪聲產(chǎn)品是利用動(dòng)態(tài)降噪(DNR)技術(shù)。DNR技術(shù)是通過(guò)變化的話(huà)音峰值動(dòng)態(tài)地調節輸出話(huà)音開(kāi)關(guān),從而達到降噪的目的。它雖然是目前較好的一種抗噪聲模擬處理技術(shù),但也存在一些局限性,包括輕符音掉字和強音噪聲拖尾;降噪效果偏重于低頻;降噪完全采用硬件電路實(shí)現,調試和維修比較麻煩等
  • 關(guān)鍵字: 數字信號處理(DSP)  噪聲  模塊  

橢圓曲線(xiàn)加密的硬件實(shí)現

  • 摘 要: 橢圓曲線(xiàn)加密是一種目前已知的所有公鑰密碼體制中能夠提供最高比特強度的一種公鑰體制。在FPGA實(shí)現橢圓曲線(xiàn)加密系統時(shí),基于GF(2)的多項式有限域中的乘法、求逆運算是其中的兩大難點(diǎn)。本文提供了一種橢圓曲線(xiàn)加密的FPGA實(shí)現的結構,著(zhù)重討論了基于GF(2)的多項式有限域中的乘法、求逆運算的實(shí)現,并與軟件實(shí)現的性能進(jìn)行了比較。關(guān)鍵詞: FPGA;多項式有限域;橢圓曲線(xiàn)加密系統加密的安全性從數論的角度來(lái)說(shuō),任何公鑰密碼系統都建立在一個(gè)NP(無(wú)法處理的問(wèn)題)的基礎上,即對于特定的問(wèn)題,沒(méi)有辦法找到一個(gè)
  • 關(guān)鍵字: FPGA  多項式有限域  橢圓曲線(xiàn)加密系統  

WCDMA速率適配算法的FPGA實(shí)現

  • 摘 要: 為了支持多媒體業(yè)務(wù)的傳輸,第三代移動(dòng)通信WCDMA系統采用了獨特的編碼復接方案,同時(shí)也加大了系統復雜度,并引入了較長(cháng)的處理時(shí)延。速率適配算法是業(yè)務(wù)復用方案的核心算法。本文具體提出了在FPGA中進(jìn)行模塊合并、產(chǎn)生鑿孔圖樣進(jìn)行比特積攢搬移的實(shí)現方案,縮短了處理延時(shí),大大提高了系統的處理能力。關(guān)鍵詞:編碼復接;速率適配;FPGA;鑿孔圖樣;保留比特搬移引言隨著(zhù)因特網(wǎng)爆炸性的增長(cháng)以及各種無(wú)線(xiàn)業(yè)務(wù)需求的增加,傳統的無(wú)線(xiàn)通信網(wǎng)已經(jīng)越來(lái)越無(wú)法適應人們的需要。因此,以大容量、高數據率和承載多媒體業(yè)務(wù)為目的的
  • 關(guān)鍵字: FPGA  保留比特搬移  編碼復接  速率適配  鑿孔圖樣  
共9902條 657/661 |‹ « 652 653 654 655 656 657 658 659 660 661 »

dsp+fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條dsp+fpga!
歡迎您創(chuàng )建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

DSP+FPGA    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>