EEPW首頁(yè) >>
主題列表 >>
dsp+fpga
dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區
virterx技術(shù)白皮書(shū)
- 平臺FPGA的興起隨著(zhù)Virtex系列在片上系統(SoC)應用中的廣泛應用,賽靈思(Xilinx)公司引入了平臺FPGA(Platform FPGA)的概念。作為領(lǐng)先的可編程邏輯供應商,賽靈思公司利用其基于Virtex的支持可編程邏輯、I/O和計算處理的多功能器件,幫助業(yè)界涉足并確立了基于FPGA的SoC設計方法。通過(guò)實(shí)現大量基于FPGA的RISC處理器和處理器內核,賽靈思在這方面已經(jīng)證實(shí)了自己的實(shí)力。最早的例子是于1991年實(shí)現Philip Freidin的RISC4005/R16 FPGA處理器。Vi
- 關(guān)鍵字: FPGA Xilinx
FPGA實(shí)現的FIR算法在汽車(chē)動(dòng)態(tài)稱(chēng)重儀表中的應用
- 摘 要: 本文介紹了用FPGA實(shí)現的FIR算法,并對這種算法應用于汽車(chē)動(dòng)態(tài)稱(chēng)重儀表中的結果做了分析。實(shí)踐證明此算法用于動(dòng)態(tài)稱(chēng)重具有良好的效果。關(guān)鍵詞: FPGA;FIR;動(dòng)態(tài)稱(chēng)重引言車(chē)輛在動(dòng)態(tài)稱(chēng)重時(shí),作用在平臺上的力除真實(shí)軸重外,還有許多因素產(chǎn)生的干擾力,如:車(chē)速、車(chē)輛自身諧振、路面激勵、輪胎驅動(dòng)力等,給動(dòng)態(tài)稱(chēng)重實(shí)現高精度測量造成很大困難。若在消除干擾的過(guò)程中采用模擬方法濾波,參數則不能過(guò)大,否則將產(chǎn)生過(guò)大的延遲導致不能實(shí)現實(shí)時(shí)處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數字濾波消
- 關(guān)鍵字: FIR FPGA 動(dòng)態(tài)稱(chēng)重
全數字鎖相環(huán)的設計
- 摘要:本文在說(shuō)明全數字鎖相環(huán)的基礎上,提出了一種利用FPGA設計一階全數字鎖相環(huán)的方法,并給出了關(guān)鍵部件的RTL可綜合代碼,并結合本設計的一些仿真波形詳細描述了數字鎖相環(huán)的工作過(guò)程,最后對一些有關(guān)的問(wèn)題進(jìn)行了討論。關(guān)鍵詞:全數字鎖相環(huán);DPLL;FSK;FPGA 引言鎖相環(huán)(PLL)技術(shù)在眾多領(lǐng)域得到了廣泛的應用。如信號處理,調制解調,時(shí)鐘同步,倍頻,頻率綜合等都應用到了鎖相環(huán)技術(shù)。傳統的鎖相環(huán)由模擬電路實(shí)現,而全數字鎖相環(huán)(DPLL)與傳統的模擬電路實(shí)現的PLL相比,具有精度高且不受溫度和電壓影響,環(huán)路
- 關(guān)鍵字: DPLL FPGA FSK 全數字鎖相環(huán)
利用Matlab和Simulink對DSP進(jìn)行系統級的設計方法
- 摘要:本文介紹了利用Matlab和 Simulink中 Developer's Kit for TI DSP工具對DSP進(jìn)行系統級設計的方法。關(guān)鍵詞:DSP;Matlab;TI;CCS;IDE引言傳統的DSP設計開(kāi)發(fā)流程分為兩個(gè)部分:開(kāi)發(fā)設計和產(chǎn)品實(shí)現。在開(kāi)發(fā)設計部分完成算法開(kāi)發(fā)和方案設計,產(chǎn)品的實(shí)現用來(lái)驗證開(kāi)發(fā)設計的正確性,通常是在不同的部門(mén)相互獨立地完成。這樣的開(kāi)發(fā)流程存在許多問(wèn)題,如相互之間的協(xié)作,系統范圍內的算法測試,系統設計的錯誤不能被及時(shí)發(fā)現等。利用Matlab和Simulink系統級的設計方
- 關(guān)鍵字: CCS DSP IDE Matlab TI
BLACKfinTMDSP體系結構:能實(shí)現帶電源管理功能的多樣性應用
- 引言嵌入式系統應用一般可分為兩類(lèi):一類(lèi)主要是數字信號處理器(DSP)強大的數值計算功能的應用,其應用實(shí)例是V.90語(yǔ)音頻段調制解調器的數據泵器件應用中嵌入的增強型DSP;另一類(lèi)則是控制方面的應用,其應用實(shí)例是手持式計算機或數字手表。人們對這兩類(lèi)不同的應用系統通常采用的設計方法是,根據應用情況選用DSP處理器或微控制器(MCU)。DSP 處理器可為數值計算提供更強大的運算能力;而MCU通常易于編程并且能提供多種片內外圍器件,以便使每一種MCU更加適合其相應的應用需求。另外,這些MCU各自的指令集都與其相應的
- 關(guān)鍵字: DSP 模擬IC 電源
用DSP應對3G手機的語(yǔ)音識別應用
- 數據速率高達2Mb/s的3G手機將可以支持包括數據業(yè)務(wù)和互聯(lián)網(wǎng)連接在內的多媒體應用。由此,人們希望大多數3G手機的屏幕更大,鍵盤(pán)更小。為避免小鍵盤(pán)帶來(lái)的不便,借助自動(dòng)語(yǔ)音識別技術(shù)(ASR)實(shí)現語(yǔ)音撥號成為3G手機普遍看好的特性。如果ASR能夠擔當起這一重任并使消費者滿(mǎn)意,那么它將最終完全取代小鍵盤(pán)而用在3G手機上。從設計的角度來(lái)看,ASR在實(shí)時(shí)操作以及語(yǔ)音格式的清晰程度與快速識別等功能性的實(shí)現方面,需要依靠高性能數字信號處理器技術(shù)來(lái)完成所需的復雜算法。幸運的是,現代DSP技術(shù)已取得了很大進(jìn)展,它已經(jīng)實(shí)現了
- 關(guān)鍵字: 3G DSP
用CPLD和外部SRAM構成大容量FIFO的設計
- 摘要:對照一般通用FIFO的外部控制線(xiàn),以及視頻服務(wù)器應用的具體要求,設計完成用CPLD和外部SRAM構成的大容量、廉價(jià)、高速FIFO,除了可以滿(mǎn)足視頻服務(wù)器碼流緩沖的需要外,也可以作為一個(gè)通用的大容量FIFO。關(guān)鍵詞:視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFOThe design of FIFO consisted of CPLD and SRAMRen Sanjun Hu WenjieDSP Center of Institute of Acoustics, Chinese Academy
- 關(guān)鍵字: 視頻服務(wù)器、碼流平滑、FPGA/CPLD、FIFO 存儲器
新型眼科B型超聲診斷儀
- 摘要:本設計以Winbond公司的W78E58單片機為系統的控制核心,采用最新的FPGA設計技術(shù),并應用Averlogic公司的大容量圖像存儲FIFO使采樣控制模塊和顯示控制模塊相對獨立,從而使本儀器具有很高的集成化程度、很強的設計靈活性。同時(shí),由于FPGA的大容量允許采用較復雜的數據處理,從而大大提高了診斷儀的成像質(zhì)量。關(guān)鍵詞 B超 反射法 FPGA FIFO前言改革開(kāi)放以來(lái),全國人民生活水平日益提高,健康越來(lái)越受到人們的高度重視。眼睛是心靈的窗戶(hù),眼睛的健康對人們來(lái)說(shuō)更是重要。眼病的
- 關(guān)鍵字: B超 FIFO FPGA 反射法 設備診斷類(lèi)
dsp+fpga介紹
您好,目前還沒(méi)有人創(chuàng )建詞條dsp+fpga!
歡迎您創(chuàng )建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
