<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> dsp+fpga

精簡(jiǎn)的FPGA編程方法

  • 引言便攜式、小型的儀表和設備是一個(gè)非常重要的應用領(lǐng)域,在未來(lái)一段時(shí)間內會(huì )有比較大的市場(chǎng)。而FPGA等現場(chǎng)可編程器件也是正在興起與普及的一種器件,把FPGA更好地運用到上述儀表和設備中,可以減少這些儀器、設備的開(kāi)發(fā)周期,大幅度提升這些儀器的性能,減少總成本和體積等。在許多應用場(chǎng)合,如大型設備中的板卡,比較適合采用標準的FPGA編程電路。但是對于便攜式設備的應用場(chǎng)合,采用標準電路聯(lián)系FPGA與CPU需要消耗的資源太多。許多DSP芯片只有2個(gè)通用I/O引腳,所以如果能只使用1~2個(gè)引腳就完成FPGA編程功能,意
  • 關(guān)鍵字: FPGA  

基于FPGA的直接數字頻率合成器的設計和實(shí)現

  • 概述直接數字頻率合成技術(shù)(Direct Digital Frequency Synthesis,即DDFS,一般簡(jiǎn)稱(chēng)DDS),是從相位概念出發(fā)直接合成所需要波形的一種新的頻率合成技術(shù)。目前各大芯片制造廠(chǎng)商都相繼推出采用先進(jìn)CMOS工藝生產(chǎn)的高性能、多功能的DDS芯片,為電路設計者提供了多種選擇。然而在某些場(chǎng)合,專(zhuān)用DDS芯片在控制方式、置頻速率等方面與系統的要求差距很大,這時(shí)如果用高性能的FPGA器件來(lái)設計符合自己需要的DDS電路,就是一個(gè)很好的解決方法。ACEX 1K器件是Altera公司著(zhù)眼于通信、音
  • 關(guān)鍵字: FPGA  

基于LabVIEW中DSP目標文件加載的實(shí)現

  • 引言數據采集卡(DAQ)的存儲空間是系統設計的一個(gè)重要的硬件資源,對采樣速率、實(shí)時(shí)處理性與系統功能都有很大的影響。在虛擬頻譜儀設計中,信號采樣數據的存儲、DSP分析、處理信號程序,都需要有足夠內存空間。由于該儀器信號采集數據量大,DSP所實(shí)現的功能多,導致出現存儲空間不足。針對上述問(wèn)題,本文談?wù)勗鯓踊贚abVIEW通過(guò)CLFN調用DLL加載DSP 目標文件(*.out),從而在一定的程序存儲空間情況下來(lái)完成基于DSP數據采集卡的虛擬儀器的研制。LabVIEW中的CLFNLabVIEW程序由三部分組成:前
  • 關(guān)鍵字: DSP  

基于DSP的弧焊逆變電源數字化控制系統

  • 弧焊逆變電源(亦稱(chēng)弧焊逆變器)是一種高效、節能、輕便的新型弧焊電源。目前,采用IGBT作為功率控制器件來(lái)提高功率主電路的控制性和穩定性,以8位或16位單片機作為控制核心進(jìn)行焊接程序控制和焊接參數運算處理,提高了弧焊逆變電源的操作性。數字信號處理器(DSP)的廣泛普及和應用,為弧焊逆變電源控制系統的全數字化提供了必要的硬件和軟件基礎。DSP與單片機性能比較分析單片機 (MCU)廣泛應用于家用電器、工業(yè)控制和智能終端,主要起控制作用。DSP可高速地實(shí)現過(guò)去由軟件實(shí)現的大部分算法。表1 比較了典型單片機和DSP
  • 關(guān)鍵字: DSP  模擬IC  電源  

2002年,賽靈思推出 CoolRunner-II 系列產(chǎn)品

  •   2002年,推出 CoolRunner-II 系列產(chǎn)品。賽靈思為便攜式消費類(lèi)市場(chǎng)推出了超低功耗、成本優(yōu)化的 CPLD。
  • 關(guān)鍵字: 賽靈思  FPGA  

2002年,SEED北京總部遷入新址辦公

  •   2002年,SEED北京總部遷入新址辦公;新建的北京開(kāi)發(fā)中心于年底投入使用;武漢辦事處成立,進(jìn)一步服務(wù)華中地區客戶(hù)。
  • 關(guān)鍵字: SEED  DSP  

XILINX 針對消費性市場(chǎng)推出新Spartan-IIE FPGA

  • 全球可編程邏輯元件領(lǐng)導廠(chǎng)商-Xilinx(美商智霖公司),今日發(fā)表Spartan?-IIE FPGA解決方案,針對目前以量產(chǎn)消費性應用產(chǎn)品之業(yè)者,提供一項具低成本的可編程替代方案,其內含30萬(wàn)組系統閘路的設計,讓設計人員能達到以往透過(guò)ASIC才能支援的系統層級整合程度
  • 關(guān)鍵字: FPGA  XILINX  DSP  

2001年,SEED成為T(mén)I公司DSP器件國內最大供應商

  •   2001年,SEED銷(xiāo)售業(yè)績(jì)大幅提升,成為T(mén)I公司DSP器件國內最大供應商。
  • 關(guān)鍵字: SEED  DSP  

2001年,SEED順利取得ISO9001國際質(zhì)量體系認證資格

  •   2001年,順利取得ISO9001國際質(zhì)量體系認證資格,成為行業(yè)內首家通過(guò)該標準的企業(yè),SEED的產(chǎn)品質(zhì)量和服務(wù)得到全面提升。
  • 關(guān)鍵字: SEED  DSP  

多核DSP結構與超核DSP結構

  •   Internet爆炸性的增長(cháng),線(xiàn)路網(wǎng)絡(luò )與分組網(wǎng)絡(luò )的加速融合,對通信設備和應用提出了一系列新的要求。目前的線(xiàn)路交換技術(shù)是在Internet時(shí)代之前很久設計的,由于它們只對通話(huà)業(yè)務(wù)進(jìn)行優(yōu)化,已不能支持當今成指數增長(cháng)的數據業(yè)務(wù)。為此,服務(wù)提供商正在部署分組網(wǎng)絡(luò )(Internet協(xié)議)和信元網(wǎng)絡(luò )(ATM),并從老式設備轉向以分組交換為中心的軟交換技術(shù)和媒介網(wǎng)關(guān)。   本文旨在幫助那些正在構建分組交換技術(shù)的公司解決在設計新型網(wǎng)絡(luò )時(shí)遇到的眾多難題中的一個(gè)問(wèn)題:如何管理好有關(guān)語(yǔ)音、傳真以及數據的眾多協(xié)議。這些產(chǎn)品
  • 關(guān)鍵字: DSP  嵌入式  

6月全球半導體銷(xiāo)售達到新高點(diǎn)

  • 半導體產(chǎn)業(yè)協(xié)會(huì )(SIA)發(fā)布新聞?wù)f(shuō),六月份全球半導體銷(xiāo)售成長(cháng)48.1%,比起去年同期的112億美元多出54億美元,創(chuàng )下歷史新高的166億美元,同時(shí)也比五月份的158.1億美元要高。SIA更斷言今年整年的半導體銷(xiāo)售都會(huì )非常強勁
  • 關(guān)鍵字: FLASH  FPGA  DSP  SIA  

2000年,賽靈思收入突破10億美元大關(guān)

  •   2000年,賽靈思收入突破10億美元大關(guān)。自上市以來(lái),只花了10年的時(shí)間,公司收入就達到了10億美元。員工用了整版廣告說(shuō),“多虧了您的領(lǐng)導,我們才實(shí)現了10億美元的夢(mèng)想”,以此來(lái)表達對 CEO Wim Roelandts 的感謝之情。
  • 關(guān)鍵字: 賽靈思  FPGA  

2000年,SEED與TI簽約成為T(mén)I DSP Product Reseller

  •   2000年,SEED與TI簽約成為T(mén)I DSP Product Reseller,成為國內唯一的擁有TI第三方技術(shù)支持、DSP產(chǎn)品經(jīng)銷(xiāo)商雙重身份的DSP技術(shù)和產(chǎn)品的專(zhuān)業(yè)供應商。
  • 關(guān)鍵字: SEED  DSP   

2000年,TI 推出 TMS320C64x DSP

  •   2000年,TI 推出 TMS320C64x DSP,每秒執行近90億個(gè)指令,刷新 DSP 性能紀錄。
  • 關(guān)鍵字: TI  DSP  TMS320C64x   

1999年,賽靈思(阿爾伯克基)成立

  •   1999年,通過(guò)兼并 Philips CoolRunner隊伍和技術(shù),賽靈思(阿爾伯克基)成立了。該產(chǎn)品線(xiàn)為用戶(hù)提供了新型低功耗、成本更低的 CPLD 產(chǎn)品。
  • 關(guān)鍵字: 賽靈思  CPLD  FPGA  
共9902條 659/661 |‹ « 652 653 654 655 656 657 658 659 660 661 »

dsp+fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條dsp+fpga!
歡迎您創(chuàng )建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

DSP+FPGA    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>