EEPW首頁(yè) >>
主題列表 >>
dpu asic
dpu asic 文章 進(jìn)入dpu asic技術(shù)社區
Gartner調低對模擬專(zhuān)用IC市場(chǎng)的增長(cháng)率預測
- 據市場(chǎng)調研公司Gartner,專(zhuān)用標準產(chǎn)品(ASSP)和專(zhuān)用集成電路(ASIC)市場(chǎng)中的模擬領(lǐng)域,將以7.4%的復合年增率增長(cháng),2011年將從2006年的237億美元上升到338億美元。這低于以前的預測。Gartner先前預測模擬專(zhuān)用IC市場(chǎng)的復合年增率將達11.4%。 在其最新預測中,汽車(chē)領(lǐng)域將是專(zhuān)用模擬IC市場(chǎng)中增長(cháng)最快的領(lǐng)域,復合年增率達10.8%,2011年將從2006年的35億美元增長(cháng)到59億美元。同時(shí),消費領(lǐng)域增長(cháng)最慢,復合年增率只有5.5%,預計2011年將從2006年的39億美元上升到52
- 關(guān)鍵字: 嵌入式系統 單片機 IC 集成電路 ASIC
探究最佳的結構化ASIC設計方法
- 由于與深亞微米標準單元ASIC相關(guān)的非重復性工程費用(NRE)越來(lái)越大,設計周期又很長(cháng),因此利用結構化ASIC進(jìn)行定制IC設計的吸引力正變得越來(lái)越大。結構化ASIC能以極具競爭力的單位成本提供優(yōu)秀的硅片性能,并且NRE費用極低。結 構化ASIC的多樣性意味著(zhù)它即可以用作系統主芯片,也可以用作高性?xún)r(jià)比的小型輔助芯片。 許多物理設計問(wèn)題在結構化ASIC的片設計中已經(jīng)得到解決,因此后端版圖設計的時(shí)間可以大大縮短,從而導致更快的驗證確認和原型提供。不過(guò)ASIC片具有預定義的結構,因此設計師必須合理安排芯片
- 關(guān)鍵字: 嵌入式系統 單片機 ASIC FPGA MCU和嵌入式微處理器
SoC設計:復雜性為驗證提出更高要求
- 由于片上系統(SoC)設計變得越來(lái)越復雜,驗證面臨著(zhù)巨大的挑戰。大型團隊不斷利用更多資源來(lái)尋求最高效的方法,從而將新的方法學(xué)與驗證整合在一起,并最終將設計與驗證整合在一起。雖然我們知道實(shí)現驗證計劃幾乎占去了整個(gè)芯片設計工作的2/3,但是我們還是發(fā)現有團隊遲交芯片,錯過(guò)計劃的流片最終期限。這種疏忽可能造成嚴重的商業(yè)后果,因為這意味著(zhù)硬件和軟件錯誤經(jīng)常被遺漏,直到設計周期的晚期。 為了創(chuàng )建一個(gè)全面的驗證解決方案,我們首先必須認識到設計工程師和驗證工程師所面臨的分歧和挑戰。在這個(gè)過(guò)程中,我們發(fā)現某些
- 關(guān)鍵字: 嵌入式系統 單片機 SoC 復雜性 片上系統 SoC ASIC
如何選擇適當的線(xiàn)性穩壓器
- 線(xiàn)性穩壓器通常被設計工程師作為輔助措施 ,并且經(jīng)常被選用于產(chǎn)品開(kāi)發(fā)的后期階段。設計工程師比較關(guān)注的是如何使復雜的基頻(BB) 或射頻( RF )ASIC 發(fā)揮作用,而不是其所選線(xiàn)性穩壓器的功率/性能。 線(xiàn)性穩壓器的選擇依據通常性能列表中的主要規格,而不是位于數據表封面以?xún)鹊姆浅jP(guān)鍵的核心和性能參數。規格經(jīng)常很容易令人誤解 — 封面上所列的規格只代表主要參數,但如果不與其他連接參數相結合時(shí),便失去了價(jià)值。 例如,接地電流是這些參數中的一個(gè)。出現這
- 關(guān)鍵字: 模擬技術(shù) 電源技術(shù) 基頻 射頻 ASIC 模擬IC 電源
如何成功地完成ASIC原型驗證
- 原型驗證---用軟件的方法來(lái)發(fā)現硬件的問(wèn)題 在芯片tap-out之前,通常都會(huì )計算一下風(fēng)險,例如存在一些的嚴重錯誤可能性。通常要某個(gè)人簽字來(lái)確認是否去生產(chǎn)。這是一個(gè)艱難的決定。ASIC的產(chǎn)品NRE的費用持續上升。一次失敗的ASIC流片將會(huì )推遲數個(gè)月的上市時(shí)間。誰(shuí)愿意承擔簽字的責任呢? 一些BUG通過(guò)仿真和Emulation是抓不到的。傳統的驗證方法認為設計的功能符合功能定義就是對的。 但功能定義到底對不對呢?唯一的辦法就是建立一個(gè)真實(shí)的硬件:原型。 基于FPGA的原型 --- 一個(gè)虛擬
- 關(guān)鍵字: 嵌入式系統 單片機 ASIC 嵌入式
“首個(gè)”無(wú)線(xiàn)傳感器網(wǎng)絡(luò )SoC問(wèn)世
- Dust Networks公司在Electronica大會(huì )上發(fā)布了世上首個(gè)無(wú)線(xiàn)傳感器網(wǎng)絡(luò )系統級芯片(SoC)。Dust Networks在這張名為“智能塵?!钡男酒霞闪藰嫿ǚ峙涫絺鞲衅骶W(wǎng)絡(luò )所需的所有硬件和軟件功能,并表示它的功耗比Zigbee要低5倍,使系統不再需要路由器,而且使在現有網(wǎng)絡(luò )上添加新傳感器的總成本降低了10倍。 Dust Networks公司創(chuàng )始人之一,電氣工程師Rob Conant說(shuō):“我們的ASIC的功耗比使用802.15.4無(wú)線(xiàn)電
- 關(guān)鍵字: 傳感器 傳感器專(zhuān)題 無(wú)線(xiàn) SoC ASIC
瑞薩開(kāi)發(fā)出具有45nm及以上工藝的微處理器和SoC器件
- 瑞薩科技布,開(kāi)發(fā)出一種具有45 nm(納米)及以上工藝的微處理器和SoC(系統級芯片)器件、低成本制造能力的超高性能晶體管技術(shù)。新技術(shù)利用瑞薩開(kāi)發(fā)的專(zhuān)有混合結構(在2006年12月以前發(fā)布的一種先進(jìn)技術(shù))改善了CMIS(注1)晶體管的性能。瑞薩已經(jīng)在2007年6月12日于日本京都舉行的2007年超大規模集成電路技術(shù)專(zhuān)題研討會(huì )(2007 Symposium on VLSI Technology)上闡述了這一新的、增強的混合結構,并演示了測試數據。 像以前的技
- 關(guān)鍵字: SoC ASIC
視頻監控的數字革命

- 視頻監控的歷史可以追溯到上個(gè)世紀的60年代。1965年,美國有媒體建議政府在公共場(chǎng)所安裝監控攝像頭,對犯罪進(jìn)行預防和監控,到1969年第一個(gè)警用攝像頭出現在紐約市政大廳的周邊高樓上。到今天,監控攝像頭在全球任意一個(gè)大都市的公共場(chǎng)所都是隨處可見(jiàn)。 在這40年里,監控系統經(jīng)歷了可錄像、CCD傳感器和數字多路技術(shù)三次革新,如今隨著(zhù)數字技術(shù)的發(fā)展和網(wǎng)絡(luò )的普及,傳統的閉路電視(CCTV)和錄像系統的弊端日漸明顯,更加智能的IP數字視頻監控成為大勢所趨。
- 關(guān)鍵字: ASIC DSP 工業(yè)控制 視頻監控 工業(yè)控制
瑞薩推出用于汽車(chē)導航系統的高性能第三代SoC SH7775
- 瑞薩科技公司(Renesas Technology Corp.)宣布,推出適用于下一代汽車(chē)導航系統等高性能汽車(chē)信息系統的SoC解決方案SuperH™*1系列SH7775。樣品交付將于2007年7月從日本開(kāi)始。 SH7775集成了SuperH系列的頂級SH-4A CPU內核,具有1GIPS的(每秒十億條指令)以上的高處理性能。該器件是一款高性能SoC(系統級芯片)產(chǎn)品,集成了許多汽車(chē)導航系統所需的全面外設功能。其中包括專(zhuān)為地圖繪制優(yōu)化的新開(kāi)發(fā)的圖形引擎、用于高水平繪圖處理的3D圖形引擎
- 關(guān)鍵字: SH7775 SoC 汽車(chē)導航系統 汽車(chē)電子 瑞薩 SoC ASIC 汽車(chē)電子
Synplicity宣布推出突破性ASIC驗證解決方案
- Synplicity 公司日前宣布推出其具有創(chuàng )新性的ASIC 與 ASSP 驗證解決方案Identify® Pro。采用 Synplicity 的TotalRecall™ 技術(shù)的Identify Pro軟件為基于 FPGA 的 ASIC 與 ASSP原型設計提供了完全可視化,從而使設計人員能以接近于最終設備的運行速度來(lái)查找、修改并驗證功能故障。Id
- 關(guān)鍵字: ASIC Synplicity 電源技術(shù) 模擬技術(shù)
Zarlink上市RF收發(fā)器SoC面向人體醫療器件
- 加拿大卓聯(lián)半導體(ZarlinkSemiconductorLimited)上市了面向植入人體的醫療器件的RF收發(fā)器SoC(系統芯片)“ZL70101”。主要用于心臟起搏器、心臟除顫器、藥泵和生理監測儀。配備最高數據處理速度為800kbit/秒的MAC(MediaAccessController)。利用MICS(MedicalImplantCommunicationService)使用的402~405MHz頻帶工作。 新產(chǎn)品配備有“wake-up”信號接收器,將睡眠模式下的消耗電流控制
- 關(guān)鍵字: RF Zarlink 收發(fā)器 SoC ASIC 醫療電子芯片
基于IP核的FPGA設計方法
- 前 言 幾年前設計專(zhuān)用集成電路(ASIC) 還是少數集成電路設計工程師的事, 隨著(zhù)硅的集成度不斷提高,百萬(wàn)門(mén)的ASIC 已不難實(shí)現, 系統制造公司的設計人員正越來(lái)越多地采用ASIC 技術(shù)集成系統級功能(System L evel In tegrete - SL I) , 或稱(chēng)片上系統(System on a ch ip ) , 但ASIC 設計能力跟不上制造能力的矛盾也日益突出?,F在設計人員已不必全部用邏輯門(mén)去設計ASIC, 類(lèi)似于用集成電路( IC) 芯片在印制板上的設計,ASIC 設計人員可以應用等
- 關(guān)鍵字: ASIC CPLD FPGA IP 單片機 嵌入式系統
賽普拉斯推出新型熱釋電紅外運動(dòng)檢測及I2C 端口拓展PSoC評估套件
- 日前,賽普拉斯半導體公司為其飛速發(fā)展的PSoC®混合信號陣列推出了兩款新型評估套件。這兩款最新上市的套件專(zhuān)為熱釋電紅外(PIR)運動(dòng)探測及I2C 端口拓展而設計,為設計者提供了簡(jiǎn)便易用的設計工具,協(xié)助他們迅速而高效地完成基于PSoC的多種應用設計。 •CY3236A-PIRMOTION:PIR運動(dòng)探測套件包含使用PIR運動(dòng)傳感器實(shí)施運動(dòng)探測所需的全部軟硬件資源,該傳感器采用賽普拉斯PSoC器件——CY8C27443進(jìn)行智能控制。套件包括PIR運動(dòng)傳感器電路板、一只12V電源、
- 關(guān)鍵字: PSoC 測量 測試 賽普拉斯 SoC ASIC
dpu asic介紹
您好,目前還沒(méi)有人創(chuàng )建詞條dpu asic!
歡迎您創(chuàng )建該詞條,闡述對dpu asic的理解,并與今后在此搜索dpu asic的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對dpu asic的理解,并與今后在此搜索dpu asic的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
