<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> cpld/fpga

用MAX+PLUSⅡ開(kāi)發(fā)Altera CPLD

  • 介紹利用MAX+PLUSⅡ軟件對Altera公司的CPLD進(jìn)行圖形設計、編譯以及在系統編程的基本方法和步驟。
  • 關(guān)鍵字: PlusⅡ軟件  CPLD  在線(xiàn)編程  Max  

CPLD芯片選型(四)

  • 目前,世界上兩大可編程邏輯芯片制造廠(chǎng)商Lattice、Vantis 強強聯(lián)手,其ispLSI 系列和MACH 系列CPLD 產(chǎn)品具有集成度高、速度快、可靠性強等特點(diǎn),代表著(zhù)該領(lǐng)域的很高水平,并且有著(zhù)豐富的軟件支持,是可編程器件的首選產(chǎn)品之一。
  • 關(guān)鍵字: 可編程邏輯  Lattice  Vantis  CPLD  MACH系列  ispLSI系列  

CPLD芯片選型(三)

  • Xilinx CoolRunner 系列CPLD器件分CoolRunner-Ⅱ系列和CoolRunner XPLA 3系列器件。1999年8月,Xilinx收購了Philips的CoolRunner生產(chǎn)線(xiàn)并開(kāi)始提供XPLA(eXtenden Programmable Logic Array,加強型可編程邏輯陣列)系列器件
  • 關(guān)鍵字: Xilinx  CoolRunner  CPLD  

DSP48E Slice

RocketIO GTX 收發(fā)器

PowerPC 440 處理器模塊

CPLD芯片選型(二)

  • Xilinx CPLD 器件可使用 Foundation 或 ISE 開(kāi)發(fā)軟件進(jìn)行開(kāi)發(fā)設計,也可使用專(zhuān)門(mén)針對 CPLD 器件的 Webpack 開(kāi)發(fā)軟件進(jìn)行設計。XC9500系列器件分XC9500 5V器件、XC9500XL 3.3V器件和XC9500XV 2.5V器件3種類(lèi)型,XC9500系列可提供從最簡(jiǎn)單的PAL綜合設計到最先進(jìn)的實(shí)時(shí)硬件現場(chǎng)升級的全套解決方案。
  • 關(guān)鍵字: Xilinx  XC9500  CPLD  

CPLD芯片選型(一)

  • 經(jīng)過(guò)幾十年的發(fā)展,全球各大開(kāi)發(fā)商和供貨商都開(kāi)發(fā)出了多種可編程邏輯器件 . 比較典型的就是 Xilinx 公司的 FPGA 器件和 Altera 公司的 CPLD 器件系列,他們開(kāi)發(fā)較早,占有大部分市場(chǎng)?在歐洲用 Xilinx 的人多,而 Altera 公司占有日本和亞太地區的大部分市場(chǎng),在美國則是平分秋色。
  • 關(guān)鍵字: Xilinx  Altera  芯片  選型  CPLD  

SOPC簡(jiǎn)介

  • SOPC(System On Programmable Chip)即可編程的片上系統,或者說(shuō)是基于大規模FPGA的單片系統。SOPC的設計技術(shù)是現代計算機輔助設計技術(shù)、EDA技術(shù)和大規模集成電路技術(shù)高度發(fā)展的產(chǎn)物。
  • 關(guān)鍵字: SOPC  FPGA  

FPGA/CPLD 的設計思想與技巧

  • FPGA/CPLD 的設計思想與技巧是一個(gè)非常大的話(huà)題,由于篇幅所限,本文僅介紹一些常用的設計思想與技巧,包括乒乓球操作、串并轉換、流水線(xiàn)操作和數據接口的同步方法。希望本文能引起工程師們的注意,如果能有意識地利用這些原則指導日后的設計工作,將取得事半功倍的效果!
  • 關(guān)鍵字: 設計思想  FPGA  CPLD  

CPLD/FPGA技術(shù)及電子設計自動(dòng)化

  • 電子設計自動(dòng)化(EDA)的實(shí)現是與CPLD/FPGA技術(shù)的迅速發(fā)展息息相關(guān)的。CPLD/FPGA是80年代中后期出現的,其特點(diǎn)是具有用戶(hù)可編程的特性。利用PLD/FPGA,電子系統設計工程師可以在實(shí)驗室中設計出專(zhuān)用IC,實(shí)現系統的集成,從而大大縮短了產(chǎn)品開(kāi)發(fā)、上市的時(shí)間,降低了開(kāi)發(fā)成本。此外,CPLD/FPGA還具有靜態(tài)可重復編程或在線(xiàn)動(dòng)態(tài)重構特性,使硬件的功能可象軟件一樣通過(guò)編程來(lái)修改,不僅使設計修改和產(chǎn)品升級變得十分方便,而且極大地提高了電子系統的靈活性和通用能力。
  • 關(guān)鍵字: 可編程邏輯器件  FPGA  CPLD  電子設計  靈活性  

FPGA管腳分配需要考慮的因素

  • 在芯片的研發(fā)環(huán)節,FPGA 驗證是其中的重要的組成部分,如何有效的利用 FPGA 的資源,管腳分配也是必須考慮的一個(gè)重要問(wèn)題。一般較好的方法是在綜合過(guò)程中通過(guò)時(shí)序的一些約束讓對應的工具自動(dòng)分配,但是從研發(fā)的時(shí)間段上來(lái)考慮這種方法往往是不可取的,RTL驗證與驗證板設計必須是同步進(jìn)行的,在驗證代碼出來(lái)時(shí)驗證的單板也必須設計完畢,也就是管腳的分配也必須在設計代碼出來(lái)之前完成。
  • 關(guān)鍵字: 可編程邏輯器件  管腳分配  FPGA  

基于FPGA的鍵盤(pán)掃描模塊的設計

  • 在嵌入式計算機系統中,鍵盤(pán)是最基本的人機交互輸入設備。除了使用通用的標準鍵盤(pán)外,實(shí)際工程應用中更需要進(jìn)行單獨設計并購程專(zhuān)用的各種小鍵盤(pán)。隨著(zhù)EDA(電子設計自動(dòng)化)技術(shù)的迅速發(fā)展,利用FPGA來(lái)實(shí)現各種數字電路將是非常經(jīng)濟和便利的。文中介紹鍵盤(pán)掃描模塊地實(shí)現原理,闡迷了一種基于FPGA的鍵盤(pán)掃描模塊的實(shí)現方法。
  • 關(guān)鍵字: 健盤(pán)掃描  嵌入式系統  抖動(dòng)  FPGA  EDA  

基于FPGA的TFTLCD快檢信號源的設計

  • 目前TFT模塊的生產(chǎn)過(guò)程中常伴有模塊的線(xiàn)缺陷和點(diǎn)缺陷,依據TFT模塊的驅動(dòng)和測試原理,設計了一種由FPGA和模擬開(kāi)關(guān)組成的集成測試信號源,該信號源可提供源極信號、柵極信號、柵極控制信號和公共地信號四路測試信號。
  • 關(guān)鍵字: TFTLCD  快檢信號源的設計  FPGA  

一種基于FPGA的語(yǔ)音密碼鎖設計

  • 電子密碼鎖系統主要由電子鎖體、電子密匙等部分組成,一把電子密匙里能存放多組開(kāi)鎖密碼,用戶(hù)在使用過(guò)程中能夠隨時(shí)修改開(kāi)鎖密碼,更新或配制鑰匙里開(kāi)鎖密碼。一把電子鎖可配制多把鑰匙。語(yǔ)音方面的廣泛應用,使得具有語(yǔ)音播放的電子密碼鎖使用起來(lái)更加方便。語(yǔ)音密碼鎖的體積小、保密性能好、使用方便,是用在保險箱、電話(huà)或是房門(mén)上不可少的部分。
  • 關(guān)鍵字: FPGA  
共7025條 65/469 |‹ « 63 64 65 66 67 68 69 70 71 72 » ›|

cpld/fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條cpld/fpga!
歡迎您創(chuàng )建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>