<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> asic-to-fpga

基于FPGA的高速長(cháng)線(xiàn)陣CCD驅動(dòng)電路

  • 高速長(cháng)線(xiàn)陣CCD(電荷耦合器)具有低功耗,小體積,高精度等優(yōu)勢,廣泛應用于航天退掃系統中的圖像數據采集。而CCD驅動(dòng)電路設計是CCD正常工作的關(guān)鍵問(wèn)題之一,CCD驅動(dòng)信號時(shí)序是一組相位要求嚴格的脈沖信號,只有時(shí)序信
  • 關(guān)鍵字: CCD  線(xiàn)陣  FPGA  verilog HDL  

FPGA學(xué)習需要注意的幾個(gè)重要問(wèn)題

  • 1.基礎問(wèn)題FPGA的基礎就是數字電路和HDL語(yǔ)言,想學(xué)好FPGA的人,建議床頭都有一本數字電路的書(shū),不管是哪個(gè)版本的,這個(gè)是基礎,多了解也有助于形成硬件設計的思想。 在語(yǔ)言方面,建議初學(xué)者學(xué)習Verilog語(yǔ)言,VHDL語(yǔ)
  • 關(guān)鍵字: FPGA    Verilog語(yǔ)言    QuartusII  

FPGA仿真器與定制硅仿真器的區別

  • 10多年以來(lái),我一直堅定地支持基于FPGA的硬件仿真系統,并在2013年一直不遺余力地宣傳其優(yōu)勢。自那以后,我已成為精通各類(lèi)硬件仿真專(zhuān)業(yè)知識的顧問(wèn),但現在來(lái)評論FPGA硬件仿真系統與定制硅硬件仿真系統之間的區別似乎
  • 關(guān)鍵字: FPGA    仿真  

基于腦電的駕駛疲勞檢測系統設計與實(shí)現,包括原理圖、電路

  • 前言 交通事故是當前世界各國所面臨的嚴重社會(huì )問(wèn)題之一,已被公認為當今世界危害人類(lèi)生命安全的第一大公害,每年因交通事故的原因至少使50萬(wàn)人死亡.歐美各國的交通事故統計分析表明,交通事故中80%~90%是人的因素造
  • 關(guān)鍵字: FPGA  駕駛疲勞檢測系統  腦電  SPI接口控制器  小波去噪  

基于DSP和FPGA的水聲定位系統主控機設計

  • 近年來(lái),海洋開(kāi)發(fā)日益影響人們的生活和國家社會(huì )的發(fā)展。海洋油氣開(kāi)發(fā)、海底光纜工程、海底礦產(chǎn)資源探測等等都離不開(kāi)水下聲學(xué)定位的支持。目前廣泛采用的水下目標定向系統是合作目標定向系統,合作目標定向系統可分為
  • 關(guān)鍵字: DSP  FPGA  信號檢測  時(shí)延估計  

基于FlexRay的飛行仿真計算機1553B單元設計

  • MIL—STD—1553B(以下簡(jiǎn)稱(chēng)1553B)總線(xiàn)標準是美國于20世紀70年代提出的飛機內部電子系統聯(lián)網(wǎng)標準,由于具有可靠性高、實(shí)時(shí)性好、使用靈活等優(yōu)點(diǎn),廣泛應用在軍用有人和無(wú)人機中。我國于1987年建立了與1553B
  • 關(guān)鍵字: MIL―STD―15538  仿真  BU-61580  FlexRay  FPGA  

SD存儲卡接口SD模式的FPGA實(shí)現

  • SD存儲卡接口定義了兩種通信模式,SD模式和SPI模式。分析了SD傳輸協(xié)議后,給出了一種SD模式設備接口的設計方案。該設計能夠自動(dòng)解析主機發(fā)送的命令并響應,與Flash控制器相連后可以對Flash進(jìn)行讀寫(xiě)操作。為了解決數
  • 關(guān)鍵字: SD存儲卡    SD模式    Flash控制器    數據緩存    FPGA  

用于大容量FPGA設計的EDA工具集成與遠程調用

  • 隨著(zhù)EDA平臺服務(wù)趨于網(wǎng)絡(luò )化,如何通過(guò)對資源和流程的有效管理,為用戶(hù)提供更為方便安全的遠程EDA平臺調用服務(wù),已成為關(guān)鍵問(wèn)題。在FPGA開(kāi)發(fā)平臺上集成了EDA工具環(huán)境,并部署SGD軟件。在實(shí)現遠程控制的基礎上構建一個(gè)
  • 關(guān)鍵字: FPGA    EDA    SGD    遠程控制  

自適應數字預失真技術(shù)可提高無(wú)線(xiàn)回傳通道中的頻譜效率

  • Strategy Analytics公司在最近發(fā)表的調查報告中指出,到2017年回傳投資尚缺少920萬(wàn)美元的資金缺口。這個(gè)數字表明為了維持由于移動(dòng)智能設備的普及而呈指數增長(cháng)的數字業(yè)務(wù)所計劃的投資和實(shí)際要求投資之間的差異。鑒于
  • 關(guān)鍵字: 數字預失真    回傳    頻譜效率    FPGA  

FPGA設計中功耗的分析與仿真

  • FPGA的應用越來(lái)越廣泛,隨著(zhù)制造工藝水平的不斷提升,越來(lái)越高的器件密度以及性能使得功耗因數在FPGA設計中越來(lái)越重要。器件中元件模塊的種類(lèi)和數量對FPGA設計中功耗的動(dòng)態(tài)范圍影響較大,對FPGA的電源功耗進(jìn)行了分析
  • 關(guān)鍵字: FPGA    靜態(tài)功耗    動(dòng)態(tài)功耗    觸發(fā)率  

FPGA牛人的多年經(jīng)驗總結,很值得深思

  • 這里我談?wù)勎业囊恍┙?jīng)驗和大家分享,希望能對IC設計的新手有一定的幫助,能使得他們能少走一些彎路!在IC工業(yè)中有許多不同的領(lǐng)域,IC設計者的特征也會(huì )有些不同。在A(yíng)領(lǐng)域的一個(gè)好的IC設計者也許會(huì )花很長(cháng)時(shí)間去熟悉B領(lǐng)
  • 關(guān)鍵字: FPGA、分享  

在FPGA中實(shí)現嵌入式TCP/IP通信協(xié)議棧

  • 引言隨著(zhù)電子信息技術(shù)的發(fā)展,網(wǎng)絡(luò )化日益普遍,以太網(wǎng)被廣泛應用到各個(gè)領(lǐng)域,只要在設備上增加一個(gè)網(wǎng)絡(luò )接口并實(shí)現TCP/IP協(xié)議,就可以方便地接入到現有的網(wǎng)絡(luò )中,完成遠程數據傳輸的相關(guān)功能。因此,嵌入式網(wǎng)絡(luò )技術(shù)一
  • 關(guān)鍵字: TCP/IP  FPGA  LwIP  嵌入式系統  

十年漫長(cháng)探索 硬件仿真技術(shù)終成主流

  • 現在,無(wú)需再為堆積如山的驗證報告一籌莫展了,要知道,硬件仿真已成為主流,這讓我們得以告別滿(mǎn)是灰塵的車(chē)間,將工作轉移到電腦桌面上。這一轉變并非一夜之間發(fā)生的,而更像是一段持續了十年的漫長(cháng)旅程 — 但
  • 關(guān)鍵字: 硬件仿真  芯片設計  FPGA  處理器  

FPGA前輩分享

  • FPGA牛人的經(jīng)驗談這里我談?wù)勎业囊恍┙?jīng)驗和大家分享,希望能對IC設計的新手有一定的幫助,能使得他們能少走一些彎路,歡迎討論!我相信“如果有夢(mèng)想,就會(huì )實(shí)現!”在IC工業(yè)中有許多不同的領(lǐng)域,IC設計者的特
  • 關(guān)鍵字: EDA  FPGA  

PLD將憑借高效低耗挑戰消費電子領(lǐng)域

  • 可編程邏輯器件(PLD)的兩種主要類(lèi)型是現場(chǎng)可編程門(mén)陣列(FPGA)和復雜可編程邏輯器件(CPLD)。根據半導體行業(yè)協(xié)會(huì )提供的數據,PLD現在是半導體行業(yè)中增長(cháng)最快的領(lǐng)域之一,高性能PLD現在已經(jīng)從采用最先進(jìn)的標準單元技術(shù)制
  • 關(guān)鍵字: PLD  FPGA  CPLD  
共6801條 112/454 |‹ « 110 111 112 113 114 115 116 117 118 119 » ›|

asic-to-fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條asic-to-fpga!
歡迎您創(chuàng )建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

ASIC-to-FPGA    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>