<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> asic-to-fpga

一種CORDIC協(xié)處理器核的設計與實(shí)現

  • 一種CORDIC協(xié)處理器核的設計與實(shí)現, 隨著(zhù)航天技術(shù)的發(fā)展,航天任務(wù)對于導航計算機的性能要求越來(lái)越高。導航計算機除了要對傳感器數據進(jìn)行采集,與控制系統進(jìn)行實(shí)時(shí)通訊,還要能進(jìn)行實(shí)時(shí)的計算。盡管目前航天任務(wù)中使用的處理器芯片性能越來(lái)越強,但大多
  • 關(guān)鍵字: FPGA  IP核  CORDIC  協(xié)處理器  

EDA環(huán)境銜接測量軟件 電子產(chǎn)品開(kāi)發(fā)周期大幅縮短

  • 消費性電子產(chǎn)品汰換周期越來(lái)越短,且功能復雜度不斷提高,使得系統研發(fā)人員面臨縮短產(chǎn)品開(kāi)發(fā)時(shí)間的嚴峻挑戰。所幸,現今自動(dòng)化測試系統已開(kāi)始
  • 關(guān)鍵字: 測試系統  微處理器  FPGA  

微軟計劃以FPGA提升數據中心服務(wù)器效能

  • 微軟計劃以FPGA提升數據中心服務(wù)器效能, 微軟(Microsoft)正探索將現場(chǎng)可編程閘陣列(FPGA)導入其資料中心伺服器的可能性。雖然目前這還只是一個(gè)初步的概念,但它可望緩減目前在網(wǎng)路效能所面臨的挑戰。微軟伺服器工程副總裁Kushagra Vaid在日前舉行的Linley
  • 關(guān)鍵字: 微軟  FPGA  IP  嵌入式  PLD  CPLD  SoC  

嵌入式技術(shù)在特種工業(yè)縫紉機上的應用

  • 嵌入式技術(shù)在特種工業(yè)縫紉機上的應用,摘要:為解決國外工業(yè)縫紉機控制系統價(jià)格昂貴,國內用戶(hù)難以接受的現實(shí)問(wèn)題,通過(guò)基于A(yíng)RM和FPGA的嵌入式技術(shù),完成了一款特種工業(yè)縫紉機的控制部分的技術(shù)方案,提出相關(guān)硬件模塊的設計和設計過(guò)程中應該注意的問(wèn)題、軟
  • 關(guān)鍵字: 工業(yè)縫紉機  ARM  FPGA  嵌入式技術(shù)  硬件設計  

基于SoC FPGA的工業(yè)和馬達控制方案設計

  • 工業(yè)系統通常由微控制器和 FPGA器件等組成,美高森美(Microsemi )基于 SmartFusion2 SoC FPGA的馬達控制解決方案是使用高集成度器件為工業(yè)設計帶來(lái)更多優(yōu)勢
  • 關(guān)鍵字: SoC FPGA  工業(yè)  馬達控制  

基于FPGA的無(wú)刷直流電機調速系統設計與實(shí)現

  • 摘要:以FPGA為控制器,使用霍爾傳感器進(jìn)行電機電流及位置的檢測,用MOSFET搭接成的驅動(dòng)電路進(jìn)行控制電機的轉速和轉向,用VHDL語(yǔ)言設計了一種PWM調節
  • 關(guān)鍵字: FPGA  無(wú)刷直流電機  霍爾傳感器  PWM調節  BLDC  

基于FPGA的脈沖耦合神經(jīng)網(wǎng)絡(luò )的硬件實(shí)現

基于FPGA實(shí)現的PCI-I2S接口轉換電路

  • 摘要 提出了一種基于FPGA實(shí)現的PCI-I2S音頻系統方法。通過(guò)在FPGA中將PCI軟核、FIFO以及設計的接口電路等相結合,在FPGA上實(shí)現了 PCI、I2C、I2S等多種總線(xiàn),
  • 關(guān)鍵字: PCI總線(xiàn)  FPGA  I2S  音頻  

混合同余法產(chǎn)生隨機噪聲的FPGA實(shí)現

  • 混合同余法產(chǎn)生隨機噪聲的FPGA實(shí)現,摘要:隨著(zhù)電子對抗技術(shù)的快速發(fā)展,在有源式干擾機中需要用到數字高斯白噪聲。通過(guò)對混合同余法產(chǎn)生隨機序列的原理研究,本文提出了一種利用FPGA產(chǎn)生高斯白噪聲的方法。該方法在PC主控端的控制下,采用ROM查找表的方
  • 關(guān)鍵字: 高斯白噪聲  混合同余法  FPGA  Verilog HDL  

基于FPGA的自動(dòng)采集控制系統

  • 隨著(zhù)當前工業(yè)控制自動(dòng)化日益普及,對于工作環(huán)境中的溫度控制也越來(lái)越重要。本設計即是針對某些需要持續恒溫的特殊環(huán)境而設計的自動(dòng)溫度采集控
  • 關(guān)鍵字: FPGA  自動(dòng)控制  自動(dòng)采集  溫度控制  

Xilinx收購Auviz Systems,FPGA與GPU之戰終于要開(kāi)始

  • 眼看FPGA和GPU的大戰即將來(lái)臨,而此時(shí)英特爾在其中扮演著(zhù)非常重要的角色,天平隨時(shí)會(huì )因為英特爾而發(fā)生變化。
  • 關(guān)鍵字: Xilinx  FPGA  

探秘Intel PSG:加大投資,“FPGA+”聯(lián)接云和物

  •   這幾天,2016年英特爾信息技術(shù)峰會(huì )(IDF 2016)正如火如荼地進(jìn)行。期間首次亮相了英特爾SoC FPGA開(kāi)發(fā)者論壇(ISDF),此活動(dòng)聚焦英特爾可編程解決方案事業(yè)部(PSG,前身為Altera公司)及其SoC FPGA技術(shù)。英特爾首席執行官(CTO)科再奇登臺發(fā)表主題演講,并向觀(guān)眾展示了英特爾品牌的14納米Stratix 10 FPGA(如下圖)。   這激動(dòng)人心的一刻來(lái)之不易。此前,Altera已有14納米Stratix的規劃,去年12月28日Altera與Intel正式聯(lián)姻后,經(jīng)過(guò)磨合,這
  • 關(guān)鍵字: Intel  FPGA  

碼農們如何變得高大上:硬件知識學(xué)起來(lái)

  •   個(gè)人覺(jué)得軟件工程師需要知識儲備比較多,基本的硬件知識是必不可少的,電子信息領(lǐng)域的技術(shù)和知識本來(lái)就很多,但和軟件基本知識比起來(lái),還是小菜一碟。碼農們在學(xué)種代碼之余,抽出一點(diǎn)點(diǎn)時(shí)間,了解下硬件知識,立馬變得高大上。        如下:列幾個(gè)項目,坐地鐵時(shí),記得看看。   1.EMC與安規   EMC與安規在規模較大的公司都有專(zhuān)門(mén)的團隊,但小公司只能硬件工程師親手來(lái)。   CE認證測試項目最多,學(xué)習可以先關(guān)注CE的相關(guān)標準。不同行業(yè)的標準是不一樣的,汽車(chē)電子和信息技術(shù)設備的測試方
  • 關(guān)鍵字: EMC  FPGA  

適用于FPGA、GPU和ASIC系統的電源管理

  • 本文通過(guò)列舉Altera 公司的 20nm Arria 10 FPGA 和 Arria 10 SoC (片上系統) 開(kāi)發(fā)電路板的電源管理解決方案,分析了對于FPGA、GPU 或 ASIC 控制的系統中電源管理帶來(lái)的挑戰,并指出通過(guò)使用 LTPowerCAD 和 LTPowerPlanner 這類(lèi)工具,可以大大簡(jiǎn)化對負載點(diǎn)穩壓器以及各部分分析結果的映射任務(wù)。
  • 關(guān)鍵字: 電源管理  FPGA  GPU  ASIC  201609  

物聯(lián)網(wǎng)中的硬件安全性

  • 在物聯(lián)網(wǎng)設備中,為保證硬件和嵌入式系統的安全,不僅需要軟件安全,硬件安全性、設計安全性以及數據安全性的組件也是必不可少的。FPGA器件具有加密的位流、多個(gè)密匙存儲單元、經(jīng)過(guò)授權許可的DPA對策、安全的閃存、防篡改功能,并加入了PUF功能,是保護現今用戶(hù)可訪(fǎng)問(wèn)聯(lián)網(wǎng)硬件產(chǎn)品所不可或缺的組成部分。
  • 關(guān)鍵字: IoT  FPGA  DPA  安全性  201609  
共6801條 118/454 |‹ « 116 117 118 119 120 121 122 123 124 125 » ›|

asic-to-fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條asic-to-fpga!
歡迎您創(chuàng )建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

ASIC-to-FPGA    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>