<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于DSP的QPSK調制器的設計

基于DSP的QPSK調制器的設計

作者: 時(shí)間:2011-05-11 來(lái)源:網(wǎng)絡(luò ) 收藏
四相相移鍵控調制(Quaternary Phase Shift Keying,QPSK)是一種線(xiàn)性窄帶數字調制技術(shù),它已經(jīng)在數字調制技術(shù)中占有重要的地位,被廣泛地應用于衛星通信、移動(dòng)通信、視頻會(huì )議系統、蜂窩電話(huà)和其它數字通信領(lǐng)域。具有頻帶利用率高、頻譜特性好、抗衰落性能強、較低的比特錯誤率等優(yōu)點(diǎn)。

  技術(shù)主要是指將的基本理論和算法付諸實(shí)現的途徑和方法。傳統的技術(shù)是當前廣泛使用的DSP處理器的解決方案,而這種解決方案日益面臨著(zhù)不斷增加的巨大挑戰,自身的技術(shù)瓶頸導致這種解決方案在DSP許多新的應用領(lǐng)域中的道路越走越窄。而現代DSP技術(shù)是相對于傳統DSP技術(shù)而言的,是基于可編程片上系統SOPC(System ON a Programmable Chip)技術(shù)、EDA技術(shù)與FPGA實(shí)現方式的DSP技術(shù),是現代電子技術(shù)發(fā)展的產(chǎn)物,它有效地克服了傳統DSP技術(shù)中的許多瓶頸,在許多方面顯示了突出的優(yōu)勢,如高速與實(shí)時(shí)性,高可靠性,自主知識產(chǎn)權化,系統的重配置與硬件可重構性,單片DSP系統的可實(shí)現性以及開(kāi)發(fā)技術(shù)的標準化和高效率。QPSK設計采用MATLAB/Simulink DSP 開(kāi)發(fā)出用于的正交信號產(chǎn)生單元,在電路模塊的形成方式上用DSP 的模塊調用代替繁瑣的VHDL程序,從而方便的得到了所需的結果。系統的實(shí)現以FPGA為物理載體,與傳統的基于硬件描述語(yǔ)言的設計相比,這種流程更快捷方便靈活。

  1 原理

  所謂的就是利用載波的四種不同相位來(lái)表征數字信息,每一種載波相位代表兩個(gè)二進(jìn)制代碼元信息。由于每一個(gè)載波相位代表兩個(gè)二進(jìn)制碼元信息,所以每四個(gè)二進(jìn)制碼元又被稱(chēng)為雙比*元。

  QPSK信號的表示式為

  其中,A為載波振幅,wc為載波角頻率,θi為載波相位。

  若,則QPSK信號的初始相位為0,若,則QPSK信號的初始相位為π/4。

  將式(1)寫(xiě)成

  I(t),Q(t)為+1或-1。則式(3)即為QPSK的數學(xué)表達式。

  QPSK信號的調制可分為相位選擇法和調相法,本文采用調相法進(jìn)行設計,其調制框圖如下圖1所示。

QPSK調相法調制框圖

圖1 QPSK調相法調制框圖

  圖1中,串/并變換器將輸入的二進(jìn)制序列依次分為兩個(gè)并行的雙極性碼序列。設二進(jìn)制數分別為a和b。雙極性的a和b脈沖通過(guò)兩個(gè)平衡調制器分別對同相載波和正交載波進(jìn)行二相調制,兩路輸出疊加后就可以得到QPSK信號。

  2 基于DSP Buildter的QPSK設計

  DSP 可完成圖形化的系統建模、設計、仿真、把設計軟件下載到FPGA開(kāi)發(fā)板上。它是一個(gè)系統級的開(kāi)發(fā)工具,架構在多個(gè)軟件之上,并把系統級和RTL級兩個(gè)設計領(lǐng)域的設計工具連接起來(lái),最大程度的發(fā)揮了兩種工具的優(yōu)勢。DSP Builder依賴(lài)MathWorks公司的數學(xué)分析工具M(jìn)atlab/Simulink,以Simulink的Blockset出現,可以在Simulink中進(jìn)行圖形化設計和仿真,同時(shí)通過(guò)SignalCompiler可以把Matlab /Simulink的設計文件(.mdl)轉成相應的硬件描述語(yǔ)言VHDL設計文件(.vhd),以及用于控制綜合與編譯的TCL腳本。而對后者的處理可以由FPGA/CPLD開(kāi)發(fā)工具QuartusⅡ來(lái)完成。

  研究采用6.1、DSP Builder6.1和Madab Rb2006作為FPGA的設計及測試平臺。因此,在設計的過(guò)程中可以很方便的調用DSP-Bbuilder和Simulink庫中的圖形模塊來(lái)建立硬件模型,輸入信號也可方便的調用Simulink模塊。依據QPSK的基本原理,可以快速的建立QPSK模型。要完成QPSK的建模,首先打開(kāi)MATLAB,在命令窗口輸入“Simulink”進(jìn)入圖形化仿真建模環(huán)境,新建一個(gè)仿真模型。依照圖1的原理圖設計,建立模型如圖2所示。

QPSK調制系統的整體模型

圖2 QPSK調制系統的整體模型

  圖2中,由頻率字、延時(shí)器、加法器和兩個(gè)LUT組成正交信號發(fā)生器,產(chǎn)生兩個(gè)正交的載波信號。隨機信號發(fā)生模塊產(chǎn)生隨機信號,經(jīng)過(guò)反相器形成數字基帶信號,經(jīng)過(guò)串并轉換模塊變?yōu)椴⑿行盘?,再?jīng)過(guò)多路選擇器模塊輸出+1和-1,然后和正交信號發(fā)生器產(chǎn)生的正交載波信號相乘,最后在加法器中進(jìn)行相加實(shí)現QPSK調制。


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: QPSK調制 DSP Builder QuartusII

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>