<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 高速數據

多種觸發(fā)功能的可編程高速數據采集模塊

  • 摘要:給出一種具有多種觸發(fā)功能的可編程高速數據采集模塊的設計方法。模塊可以動(dòng)態(tài)設置觸發(fā)窗長(cháng)度、觸發(fā)點(diǎn)電平、觸發(fā)極性和觸發(fā)模式;依據觸發(fā)字與存儲在FIFO中的A/D轉換數據比較確定觸發(fā)位置,并根據設置的預觸發(fā)
  • 關(guān)鍵字: 觸發(fā)  采集模塊  可編程  高速數據    

基于FPGA的高速數據采集系統設計

  • 摘要:為了在提高數據采集卡的速度的同時(shí)降低成本,設計了一種應用流水線(xiàn)存儲技術(shù)的數據采集系統。該系統應用軟件與硬件相結合的方式來(lái)控制實(shí)現,通過(guò)MAX1308模數轉換器完成ADC的轉化過(guò)程,采用多片Nandflash流水線(xiàn)
  • 關(guān)鍵字: FPGA  高速數據  采集  系統設計    

基于FPGA軟核的高速數據采集系統設計

  • 為解決不同性能指標數據采集系統開(kāi)發(fā)時(shí)間較長(cháng)的問(wèn)題,提出了一種將FPGA軟核技術(shù)應用于高速數據采集系統設計的方法。系統以Xilinx公司的FPGA為例設計軟核,使用VHDL語(yǔ)言對軟核進(jìn)行模塊化設計。介紹了數據采集系統的硬件電路、USB固件程序、USB驅動(dòng)程序以及LabVIEW上位機的設計。該數據采集系統結構可移植性強,有利于縮短同類(lèi)型系統設計研發(fā)周期。
  • 關(guān)鍵字: FPGA  軟核  高速數據  采集    

基于DSP的高速數據采集系統硬件設計

  • 摘要:為了滿(mǎn)足數據采集及信號處理系統中對數據實(shí)時(shí)性的要求,采用TMS320VC5509為中心處理器,并對A/D轉換、電源及復位電路、時(shí)鐘電路、JTAG仿真電路等外圍硬件進(jìn)行了設計,使其能夠在高速采樣信號下,及時(shí)對數據進(jìn)
  • 關(guān)鍵字: DSP  高速數據  采集系統  硬件設計    

DDR SDRAM在高速數據采集系統中的應用

  • 在數據處理中為了更好地對被測對象進(jìn)行處理和分析,研究人員們把重點(diǎn)更多的放在高速、高精度、高存儲深度的數據采集系統的研究上 由于A(yíng)/D芯片及高性能的FPGA的出現,已經(jīng)可以實(shí)現高速高精度的數據處理,則
  • 關(guān)鍵字: SDRAM  DDR  高速數據  采集系統    

基于Linux平臺的天氣雷達高速數據采集系統設計

  • Linux是開(kāi)放源代碼、網(wǎng)絡(luò )化的操作系統,具有穩定、高效、內核可自由配置等特點(diǎn)。采用Linux 操作系統作為開(kāi)發(fā)平臺與采用VxWorks 和Windows 作為開(kāi)發(fā)平臺相比不僅有免費的優(yōu)勢,而且對于發(fā)展核心技術(shù),提高信息安全有
  • 關(guān)鍵字: Linux  天氣雷達  高速數據  采集    

基于FPGA的IEEE 1394b高速數據傳輸系統

  • 摘要:介紹了IEEE 1394h串行總線(xiàn)的特點(diǎn),并以FPGA嵌入式處理器Nios II為控制核心,設計實(shí)現了一種1394b高速數據傳輸系統。闡述了該系統的硬件設計和軟件工作流程。實(shí)驗表明,該系統可靠性高、實(shí)時(shí)性好、具有廣泛的應
  • 關(guān)鍵字: 1394b  FPGA  IEEE  高速數據    

基于FPGA的高速數據處理系統設計

  • 針對光纖微擾動(dòng)傳感器的高速數據處理問(wèn)題,設計一種以XC4VSX25為核心,具有數據采集功能、存儲功能、LCD顯示功能和USB通信功能的系統。利用XC4VSX25帶有的XtremeDSP IP核,通過(guò)并行運算解決高速實(shí)時(shí)數據處理問(wèn)題,并且通過(guò)Verilog HDL語(yǔ)言設計串行結構和并行結構,并在ModelSim中對兩種結構進(jìn)行仿真比較。結果表明,本系統中并型結構的計算速度是正比于并行度的,可以提高系統處理速度。
  • 關(guān)鍵字: FPGA  高速數據  處理系統    

基于FPGA+DSP的雷達高速數據采集系統的實(shí)現

  • 摘要:激光雷達的發(fā)射波及回波信號經(jīng)光電器件轉換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點(diǎn),對其進(jìn)行低速數據采集存在數據精度不高等問(wèn)題。同時(shí),A/D轉換器與數字信號處理器直接連接會(huì )導致數據傳輸不
  • 關(guān)鍵字: FPGA  DSP  雷達  高速數據    

一種高速數據采集卡的設計與實(shí)現

  • 摘要:為了實(shí)現對武器系統模擬信號的采集和數據分析,根據PC/104總線(xiàn)的數據采集系統的設計思想,數據采集卡以A/D轉換器、CPLD和FIFO相結合來(lái)實(shí)現信號的連續采集與數據傳輸的控制。A/D轉換器實(shí)現信號的采樣保持和模
  • 關(guān)鍵字: 高速數據  采集  卡的設計    

基于FPGA與DSP的雷達高速數據采集系統

  • 激光雷達的發(fā)射波及回波信號經(jīng)光電器件轉換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點(diǎn),對其進(jìn)行低速數據采集存在數據精度不高等問(wèn)題。同時(shí),A/D轉換器與數字信號處理器直接連接會(huì )導致數據傳輸不及時(shí),影響系統可靠性、實(shí)時(shí)性。針對激光雷達回撥信號,提出基于FPGA與DSP的高速數據采集系統,利用FPGA內部的異步FIFO和DCM實(shí)現A/D轉換器與DSP的高速外部存儲接口(EMIF)之間的數據傳輸。介紹了ADC外圍電路、工作時(shí)序以及DSP的EMIF的設置參數,并對異步FIFO數據讀寫(xiě)進(jìn)行仿真,結合硬件結構詳細地
  • 關(guān)鍵字: FPGA  DSP  雷達  高速數據    

基于USB-6281的高速數據采集系統的設計

  • 為解決基于PCI卡的數據采集方案安裝不方便、傳輸速度慢、受限于計算機插槽數量和中斷資源,可擴展性差等問(wèn)題,提出了基于USB-6281的高速數據采集系統的設計方案。系統以USB-6281高速數據采集卡為硬件平臺,借助NI-DAQmx驅動(dòng)軟件,采用VC++高級語(yǔ)言編程對USB-6281進(jìn)行硬件驅動(dòng)和控制,實(shí)現了數據高速采集、傳輸和存儲。實(shí)驗結果表明,該系統在高采樣率下也能保持高精度,模擬輸出最大速率達2.8MS/s(2路),系統測量精度(滿(mǎn)量程)約0.01%。系統的擴展性好,應用面廣,可實(shí)現對工業(yè)生產(chǎn)中諸如溫
  • 關(guān)鍵字: 6281  USB  高速數據  采集系統    

基于A(yíng)/D和DSP的高速數據采集技術(shù)

  • 中頻信號分為和差兩路,高速A/D與DSP組成的數據采集系統要分別對這兩路信號進(jìn)行采集。對于兩路數據采集電路,A/D與DSP的接口連接是一樣的。兩個(gè)A/D同時(shí)將和路與差路信號采樣,并分別送入兩個(gè)FIFO;DSP分時(shí)從兩個(gè)FIFO中
  • 關(guān)鍵字: DSP  高速數據  采集    

基于SAR系統的高速數據采集和存儲系統

  •  合成孔徑雷達(SAR)是主動(dòng)式微波成像雷達,近年來(lái)隨著(zhù)合成孔徑雷達的高速發(fā)展,對作為重要部分的數據采集和存儲系統的要求越來(lái)越高,比如對數據采集系統的采樣率、分辨率、存儲深度、數字信號處理速度、抗干擾能力等
  • 關(guān)鍵字: SAR  系統  高速數據  采集    

基于A(yíng)VR和CPLD的高速數據采集系統

  • 為了提高數據采集卡的速度,同時(shí)降低成本,設計一種并行數據采集系統,要求并行采集速度大于10 Mb/s。整個(gè)系統由AVR與CPLD控制實(shí)現,通過(guò)MAXl308完成模數轉換,并設計搭建了其外圍電路。采用12路數據存儲模式存儲高速采集的數據。實(shí)驗依據存儲要求搭建硬件電路并調試,示波器顯示的波形結果8組脈沖序列完全對齊,沒(méi)有出現時(shí)序混亂,同時(shí)并行處理過(guò)程中不相互影響,實(shí)現了低成本高速多路采集的設計要求。
  • 關(guān)鍵字: CPLD  AVR  高速數據  采集系統    
共52條 2/4 « 1 2 3 4 »

高速數據介紹

您好,目前還沒(méi)有人創(chuàng )建詞條高速數據!
歡迎您創(chuàng )建該詞條,闡述對高速數據的理解,并與今后在此搜索高速數據的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>