<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA的高速數據采集系統設計

基于FPGA的高速數據采集系統設計

作者: 時(shí)間:2011-09-13 來(lái)源:網(wǎng)絡(luò ) 收藏


摘要:為了在提高數據卡的速度的同時(shí)降低成本,設計了一種應用流水線(xiàn)存儲技術(shù)的數據系統。該系統應用軟件與硬件相結合的方式來(lái)控制實(shí)現,通過(guò)MAX1308模數轉換器完成ADC的轉化過(guò)程,采用多片Nandflash流水線(xiàn)數據存儲模式對高速的數據進(jìn)行存儲。搭建硬件電路,并在內部通過(guò)編寫(xiě)VHDL語(yǔ)言實(shí)現了采集模塊、控制與存儲模塊和Nandflash存儲功能。調試結果表明,芯片的讀寫(xiě)時(shí)序信號對應的位置準確無(wú)誤,沒(méi)有出現時(shí)序混亂,且采集速度能保持在10 Mh/s以上。系統實(shí)現了低成本、高速多路采集的設計要求。
關(guān)鍵詞:高速采集;流水線(xiàn)存儲;

0 引言
為使計算機能對數據采集系統輸入的模擬量進(jìn)行處理,必須經(jīng)由數據采集系統將模擬量轉化為數字量。是在CPLD等邏輯器件的基礎上發(fā)展起來(lái)的,其高集成度能大大縮小電路板的尺寸,降低系統成本,提高系統的性能和可靠性,適合于時(shí)序、組合等邏輯電路的應用場(chǎng)合。一個(gè)完整成型的探測系統通常都有采集儲存部分,無(wú)論是電信號、光信號、聲音信號等在被探測器接收到后,大部分都需要轉化為數字信號才能再傳給處理器完成分析、判斷的過(guò)程?,F在的一些高速大容量采集系統,往往價(jià)格比較昂貴。本論文主要論述一種應用FPGA等來(lái)控制,采用多片Nandflash存儲的低成本、高速、多路、可靠的數據采集系統,本文主要探討硬件設計和存儲設計。

1 系統總體設計方案
數據采集系統的工作原理是:各種信息經(jīng)過(guò)傳感器后轉化成模擬電量信號,通過(guò)ADC將模擬量轉換為數字量信號,而后進(jìn)行傳輸存儲和處理。本系統中,在軟件和硬件相結合的控制下,系統將采集到的模擬信號經(jīng)過(guò)A/D轉換器件轉換后,將轉換結果先緩存到FIFO,再轉存到非易失性Nandtlash陣列中。其中,FIFO不但可以實(shí)現緩存功能,還可以解決A/D轉換之后數據位數跟Nandflash存儲器的數據線(xiàn)位數不匹配的矛盾。如圖1系統總體設計方案框圖所示,本系統采用FPGA內部軟核microblaze處理器作主控制器即軟件控制器,而FPGA內部邏輯資源則用于產(chǎn)生硬件控制時(shí)序,整個(gè)系統就是在兩者相結合協(xié)調下進(jìn)行數據的采集以及傳輸。

本文引用地址:http://dyxdggzs.com/article/191012.htm

a.jpg


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: FPGA 高速數據 采集 系統設計

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>