<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 賽靈思

2006年,賽靈思推出業(yè)內首款帶有 Virtex-5 系列的 65nm FPGA

  •   2006年,賽靈思 推出業(yè)內首款帶有 Virtex-5 系列的 65nm FPGA - 業(yè)內性能最高的 FPGA。
  • 關(guān)鍵字: 賽靈思  Virtex-5  FPGA  

XILINX宣布推出PLANAHEAD 8.2設計套件

  • 進(jìn)一步擴展 65-NM VIRTEX-5 FPGA性能優(yōu)勢 新版軟件可提高性能、加快設計收斂速度并提供了更好的信號完整性分析能力  賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX)宣布即日起推出PlanAhead™ 分層設計和分析軟件8.2版。新版軟件支持賽靈思公司最新的Virtex™-5 LX系列65nm FPGA器件。配合賽靈思公司的集成軟件環(huán)境(ISE͐
  • 關(guān)鍵字: 65nm  FPGA  ISE  PlanAhead  Virtex-5  Xilinx  單片機  嵌入式系統  賽靈思  通訊  網(wǎng)絡(luò )  無(wú)線(xiàn)  

賽靈思推出可編程EXPRESSCARD解決方案

  •  賽靈思公司宣布推出業(yè)界首個(gè)可編程 ExpressCard 應用,它由飛利浦 PX1011A PCI Express PHY 和 PDD 2016 DVB-T 模塊、一個(gè)Xilinx® Spartan-3E™ FPGA 和一個(gè)優(yōu)化的賽靈思 PCI Express LogiCORE IP 核構成。該解
  • 關(guān)鍵字: EXPRESSCARD  解決方案  賽靈思  

XILINX嵌入式PowerPC參考設計采用Treck軟件提供千兆位以太網(wǎng)性能

  • Treck TCP/IP 協(xié)議棧與 Xilinx Virtex-4 FX PowerPC 核  吞吐率比競爭 FPGA高出6倍 賽靈思公司與 Treck Incorporated 公司今天宣布全面推出采用獲獎的 Treck TCP/IP 協(xié)議棧的 Xilinx® 千兆位系統參考設計 (GSRD) 。利用領(lǐng)先的賽
  • 關(guān)鍵字: 賽靈思  

XILINX新MICROBLAZE 軟處理器提高時(shí)鐘頻率達25%

  • 賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出性能優(yōu)化的MicroBlaze™ 軟處理器4.00版?,F在,MicroBlaze™ 軟處理器在Virtex™-4 FPGA中的工作頻率可達到200 MHz,核心性能比前一版本提高多達25%。此外,新的浮點(diǎn)單元(FPU)選項使嵌入式開(kāi)發(fā)人員可將系統性能提升至比軟件仿真快120倍。 賽靈思MicroBlaze 4.00解決方案是一個(gè)可擴展的處理器系統,它可以使設計人員能夠調節其性能來(lái)匹配目標應用的
  • 關(guān)鍵字: 賽靈思  

賽靈思推出低功耗FPGA和CPLD解決方案

  • 針對可編程器件設計中越來(lái)越嚴重的功率問(wèn)題,為了滿(mǎn)足客戶(hù)不斷增長(cháng)的對電源管理的迫切需求,賽靈思公司展開(kāi)了功率創(chuàng )新活動(dòng)。該公司的所有開(kāi)發(fā)計劃都將電源管理作為設計準則來(lái)加以考慮,為客戶(hù)提供全方位的電源解決方案,包括器件產(chǎn)品、設計工具和咨詢(xún)服務(wù)等,力求保持低功耗技術(shù)的領(lǐng)先地位。賽靈思的電源管理技術(shù)包括:在電路設計中改變電路原理圖;在架構上提供給用戶(hù)可配置的降功耗/休眠模式;在器件結構中使用低速晶體管來(lái)“一次性”配置單元;在工藝上提供三個(gè)氧化層厚度選項來(lái)實(shí)現更低功耗單元的工藝選項;制造時(shí)調整工藝配置,實(shí)現低功耗區域
  • 關(guān)鍵字: 賽靈思  

賽靈思EasyPath FPGA凸顯成本優(yōu)勢

  • 目前,隨著(zhù)應用進(jìn)入大批量生產(chǎn)階段,各廠(chǎng)商都希望以較小風(fēng)險的方法來(lái)降低成本,且無(wú)需花費資源和時(shí)間進(jìn)行ASIC轉換。對此,以低成本、免轉換替代ASIC,在8周內就可進(jìn)行批量生產(chǎn)的EasyPath解決方案于不久前面世了。賽靈思的這個(gè)方案通過(guò)使用業(yè)界普遍采用的冗余技術(shù)標準和專(zhuān)利測試技術(shù),及基于90nm工藝的Spartan-3和Virtex-4 FPGA架構,將FPGA的成本降低了30-80%。Spartan-3和Virtex-4 EasyPath FPGA與ASIC不同,設計師可以使用完全可編程的查找表(LUT)
  • 關(guān)鍵字: 賽靈思  

賽靈思—抓住可編程系統新的市場(chǎng)機會(huì )

  • 系統芯片的設計變得更加復雜、昂貴。ASIC成本飛速上漲,130nm CMOS工藝已超過(guò)1000萬(wàn)美元,90 nm工藝還要加倍。因此,工程師正面臨著(zhù)設計中選擇硬件平臺和物理實(shí)現方式的挑戰,他們需要能夠面向應用領(lǐng)域而優(yōu)化的低成本FPGA平臺,以滿(mǎn)足復雜的設計技術(shù)要求和靈活性。為確定下一代平臺FPGA的功能,賽靈思公司在全球范圍內走訪(fǎng)了包括嵌入式處理、高性能DSP以及高速連接應用領(lǐng)域的800多家客戶(hù)中的系統設計師和專(zhuān)家,了解到以下四個(gè)方面的要求:第一,對于FPGA,用戶(hù)需要更高系統性能、更低功耗及更低系統成本的
  • 關(guān)鍵字: 賽靈思  

賽靈思—抓住可編程系統新的市場(chǎng)機會(huì )

  • 賽靈思公司宣布將于11月16日在深圳,18日在上海舉辦Programmable World 2004技術(shù)論壇,著(zhù)重介紹設計實(shí)例以及在新一代可編程系統設計中發(fā)揮重要作用的新產(chǎn)品。內容包括:數字信號處理專(zhuān)題:介紹實(shí)現3G和4G通信系統的FPGA平臺無(wú)線(xiàn)電產(chǎn)品;通過(guò)在 FPGA中使用新型DSP設計技術(shù),提高生產(chǎn)率;利用新型Virtex-4 XtremeDSP Slice獲得最高的DSP性能和生產(chǎn)率等。連接功能專(zhuān)題:介紹如何使用Xilinx解決方案進(jìn)行串行背板設計;應對集成FPGA/PCB系統設計挑戰(Mento
  • 關(guān)鍵字: 賽靈思  

XILINX擴展針對數字通信系統設計的信號處理工具產(chǎn)品

  • 賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX)今天宣布推出針對數字通信系統設計的System Generator for DSP v7.1開(kāi)發(fā)軟件和XtremeDSP Virtex-4 SX35開(kāi)發(fā)套件。新的設計工具可使系統和DSP設計人員更容易地在賽靈思DSP器件中實(shí)現高采樣速率或多信道信號處理設計,從而為從系統建模到硬件驗證的整個(gè)開(kāi)發(fā)過(guò)程提供了全面的工具和流程。 System Generator for DSP v7.1工具和XtremeDSP 開(kāi)發(fā)套件可一起用于設計和實(shí)現使用賽靈思
  • 關(guān)鍵字: 賽靈思  

XILINX解決方案支持未來(lái)可編程無(wú)線(xiàn)基站

  • 可編程解決方案全球領(lǐng)導供應商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX) )今天公布了專(zhuān)門(mén)為支持“適應未來(lái)”的可編程無(wú)線(xiàn)基站而設計的一整套芯片、軟件和IP解決方案。賽靈思靈活經(jīng)濟的解決方案可以替代傳統的ASIC(專(zhuān)用集成電路)解決方案,通過(guò)加快產(chǎn)品上市速度、實(shí)現零沉沒(méi)工程成本(NRE)以及提供現場(chǎng)可升級能力,它可以大大降低資本支出(CAPEX)和運營(yíng)費用(OPEX)。 通過(guò)遠程升級,服務(wù)供應商可大大延長(cháng)基站壽命,同時(shí)避免高昂的運輸費用和硬件開(kāi)發(fā)費用。例如,通過(guò)遠程下載軟件對賽靈思器件
  • 關(guān)鍵字: 賽靈思  

XILINX解決方案支持未來(lái)可編程無(wú)線(xiàn)基站

  •   2005年4月13日賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX) )今天公布了專(zhuān)門(mén)為支持“適應未來(lái)”的可編程無(wú)線(xiàn)基站而設計的一整套芯片、軟件和IP解決方案。賽靈思靈活經(jīng)濟的解決方案可以替代傳統的ASIC(專(zhuān)用集成電路)解決方案,通過(guò)加快產(chǎn)品上市速度、實(shí)現零沉沒(méi)工程成本(NRE)以及提供現場(chǎng)可升級能力,它可以大大降低資本支出(CAPEX)和運營(yíng)費用(OPEX)。   通過(guò)遠程升級,服務(wù)供應商可大大延長(cháng)基站壽命,同時(shí)避免高昂的運輸費用和硬件開(kāi)發(fā)費用。例如,通過(guò)遠程下載軟件對賽靈思
  • 關(guān)鍵字: 賽靈思  無(wú)線(xiàn)  通信  

XILINX推出獲獎的簡(jiǎn)化嵌入式系統設計

  •     賽靈思公司今天宣布推出針對平臺FPGA嵌入式處理設計的Platform Studio工具套件7.1i版。這款新版工具利用新推出的Xilinx Virtex -4 FX器件中突破性的嵌入式功能可簡(jiǎn)化開(kāi)發(fā)過(guò)程。Xilinx Virtex -4 FX器件擁有業(yè)界唯一的嵌入式雙PowerPC™處理器和用于加快處理功能的創(chuàng )新的輔助處理器單元(APU)控制器。7.1i版集成了FPGA設計中前所未有的多種增強型使用功能和新特性,可進(jìn)一步簡(jiǎn)化
  • 關(guān)鍵字: 賽靈思  

集成POWERPC處理器的XILINX VIRTEX-4 FX FPGA提供高達20倍的性能提升

  •     賽靈思公司今天宣布其突破性的Virtex-4 FX系列在基于FPGA的嵌入式系統中快速獲得應用,同時(shí)宣布推出新的ML403開(kāi)發(fā)平臺。利用集成于雙PowerPC™處理器的創(chuàng )新輔助處理器單元(APU)控制器,Virtex-4 FX平臺可使設計人員實(shí)現高出傳統純軟件方法20倍的驚人的總體系統性能提升。這種專(zhuān)用硬件加速設計方法使設計人員可以在范圍廣泛的產(chǎn)品應用中實(shí)現更快速靈活的可編程嵌入式平臺設計。   &n
  • 關(guān)鍵字: 賽靈思  

XILINX SPARTAN-3 FPGA被選用于微軟公司創(chuàng )新的車(chē)載信息系統解決方案

  • 全球領(lǐng)先的可編程邏輯供應商賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布其Spartan-3現場(chǎng)可編程門(mén)陣列(FPGA)器件被用來(lái)成功開(kāi)發(fā)和生產(chǎn)出了一款靈活和低成本的車(chē)載信息系統。該系統將被集成應用于每一輛菲亞特汽車(chē)中。根據與菲亞特汽車(chē)公司共同確定的一款參考設計,微軟公司的汽車(chē)業(yè)務(wù)部與賽靈思、三星、ScanSoft、西門(mén)子、SiRF和Magneti-Marelli公司合作共同開(kāi)發(fā)解決方案,每家企業(yè)都分別提供了系統的主要部分,包括芯片組、處理器、通信模塊、語(yǔ)音引擎和硬件開(kāi)發(fā)等。
  • 關(guān)鍵字: 賽靈思  
共472條 30/32 |‹ « 23 24 25 26 27 28 29 30 31 32 »

賽靈思介紹

賽靈思公司____________全球完整可編程邏輯解決方案的領(lǐng)導廠(chǎng)商 (2009年3月) 賽靈思公司(NASDAQ: XLNX)是全球完整可編程邏輯解決方案的領(lǐng)導廠(chǎng)商,占有該市場(chǎng)超過(guò)一半以上的份額,2008年度賽靈思公司的收入為19.1億美元。賽靈思屢獲殊榮的各種產(chǎn)品,包括硅片、軟件、IP、開(kāi)發(fā)板、入門(mén)套件,可使設計者為多種終端市場(chǎng)提供應用并大大縮短上市時(shí)間,包括航天/國防、汽車(chē)、 [ 查看詳細 ]

熱門(mén)主題

賽靈思    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>