<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 新品快遞 > 賽靈思—抓住可編程系統新的市場(chǎng)機會(huì )

賽靈思—抓住可編程系統新的市場(chǎng)機會(huì )

——
作者:■ 寶魚(yú) 時(shí)間:2005-06-02 來(lái)源:eaw 收藏

系統芯片的設計變得更加復雜、昂貴。ASIC成本飛速上漲,130nm CMOS工藝已超過(guò)1000萬(wàn)美元,90 nm工藝還要加倍。因此,工程師正面臨著(zhù)設計中選擇硬件平臺和物理實(shí)現方式的挑戰,他們需要能夠面向應用領(lǐng)域而優(yōu)化的低成本FPGA平臺,以滿(mǎn)足復雜的設計技術(shù)要求和靈活性。
為確定下一代平臺FPGA的功能,公司在全球范圍內走訪(fǎng)了包括嵌入式處理、高性能DSP以及高速連接應用領(lǐng)域的800多家客戶(hù)中的系統設計師和專(zhuān)家,了解到以下四個(gè)方面的要求:第一,對于FPGA,用戶(hù)需要更高系統性能、更低功耗及更低系統成本的解決方案,以加強產(chǎn)品的市場(chǎng)競爭力。工程師們一致表示,供應商提供的解決方案要能簡(jiǎn)化復雜的設計挑戰,例如,通過(guò)源同步接口連接到最新的高速存儲器和其他高級器件。第二,對于嵌入式處理,需要一系列計算處理解決方案,及高性能、更強大的設計環(huán)境。第三,對于高速串行連接能力,需要更高和可擴展的帶寬,與多種標準完全兼容,及更低的系統成本和更簡(jiǎn)單的設計。第四,對于高性能DSP,需要降低系統功耗,及低成本、高性能的DSP解決方案。
“基于以上考慮,Virtex-4系列平臺FPGA應運而生。他們不僅滿(mǎn)足了可編程邏輯應用的需要,還可解決高性能信號處理、高速串行通信和嵌入式處理的挑戰。相關(guān)產(chǎn)品已陸續上市?!?a class="contentlabel" href="http://dyxdggzs.com/news/listbylabel/label/賽靈思">賽靈思全球市場(chǎng)副總裁Sandeep Vij先生表示。(關(guān)于Virtex-4系列產(chǎn)品的具體技術(shù)特點(diǎn),請見(jiàn)本刊今年第8期“FPGA全面挑戰ASIC設計”一文中的相關(guān)內容)

本文引用地址:http://dyxdggzs.com/article/6482.htm

DSP解決方案
目前,DSP處理器尚未覆蓋到的信號處理細分市場(chǎng)規模大約為20億美元。這一細分市場(chǎng)傳統上是ASIC和ASSP的領(lǐng)地。抓住這一巨大的市場(chǎng)機會(huì ),于9月中旬成立了專(zhuān)門(mén)的DSP部,以進(jìn)一步加強其對DSP市場(chǎng)的投入。新成立的DSP部的副總裁兼總經(jīng)理Omid Tahernia先生說(shuō):“我們將開(kāi)發(fā)下一代賽靈思DSP解決方案,包括IP產(chǎn)品、軟件工具和設計方法,從而允許DSP設計人員充分發(fā)揮FPGA的高性?xún)r(jià)比優(yōu)勢。另外,公司還將與業(yè)界領(lǐng)導廠(chǎng)商建立戰略同盟,進(jìn)一步加強賽靈思公司強大的解決方案?!?br/>他表示,Virtex-4 FPGA能與可編程DSP共同使用,作為DSP的預處理器或協(xié)處理器來(lái)分擔計算密度的任務(wù),發(fā)揮并行執行的優(yōu)勢。使工程師可為3G/4G移動(dòng)通信、圖像識別和視頻會(huì )議設計出有競爭力的新產(chǎn)品。

嵌入式處理解決方案
目前,賽靈思在嵌入式系統市場(chǎng)上已經(jīng)擁有一萬(wàn)多名客戶(hù)。為把公司在多個(gè)領(lǐng)域的專(zhuān)長(cháng)和全面的嵌入式系統解決方案與領(lǐng)先的多處理器內核、嵌入式IP模塊和嵌入式開(kāi)發(fā)工具整合起來(lái),更好地為客戶(hù)服務(wù),公司同時(shí)成立了新的嵌入式處理部。
這次企業(yè)部門(mén)的擴展是賽靈思公司三年來(lái)在嵌入式領(lǐng)域經(jīng)驗積累的自然結果。這些經(jīng)驗包括推出用于Xilinx FPGA的MicroBlaze、PicoBlaze和硬植入式IBM PowerPC處理內核;收購可配置嵌入式微控制器技術(shù)的Triscend公司等。
嵌入式處理部門(mén)總監Mike Frazier說(shuō):“嵌入式處理部致力于提供通用的靈活設計和支持基礎設施,使設計人員不需要花費大量的技術(shù)工作就可將自己的嵌入式處理平臺根據不同的性能要求進(jìn)行擴展。Xilinx Platform Studio (XPS)和嵌入式開(kāi)發(fā)套件(EDK)在單個(gè)環(huán)境內為硬件和軟件設計人員開(kāi)發(fā)針對PowerPC硬處理器或MicroBlaze軟處理器內核的平臺提供了所需要的所有設計和調試功能。同時(shí)我們也提供豐富的外設IP、參考設計、開(kāi)發(fā)板、內部和第三方的工具,支持使用最廣泛的操作系統。多種可選的嵌入式設計服務(wù)和培訓還可幫助企業(yè)快速啟動(dòng)設計并保證首次設計便能獲得成功?!?/p>

ISE6.3i設計套件
針對Xilinx Virtex-4系列平臺FPGA,賽靈思推出了優(yōu)化的集成軟件環(huán)境(ISE)6.3i版。新版ISE 6.3i解決方案可充分發(fā)揮Virtex-4架構的優(yōu)點(diǎn),支持高達20萬(wàn)邏輯單元和500 MHz的性能。與前一代相比,ISE 6.3i可支持的器件密度翻了一翻,性能價(jià)格比則是原來(lái)的10倍。
同時(shí),ISE 6.3i版也進(jìn)一步擴展了賽靈思公司在主動(dòng)時(shí)序收斂和集成方面的領(lǐng)導地位,而且還降低了大批量FPGA和CPLD應用的總體設計成本?!?/p>



關(guān)鍵詞: 賽靈思

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>