<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 新品快遞 > Synopsys推出Synphony高層次綜合

Synopsys推出Synphony高層次綜合

作者: 時(shí)間:2009-10-14 來(lái)源:電子產(chǎn)品世界 收藏

  來(lái)自單一模型的高層次綜合

本文引用地址:http://dyxdggzs.com/article/98924.htm

   引擎能夠為ASIC、FPGA、快速原型或虛擬平臺綜合優(yōu)化的架構,同時(shí)通過(guò)各級別的實(shí)施流程保持驗證的連貫性??紤]到用戶(hù)指定的目標和架構限制,通過(guò)在語(yǔ)言和模型邊界(包括M語(yǔ)言和IP模塊)以及整個(gè)設計層次上應用排線(xiàn)、編制和約束優(yōu)化,引擎能夠在多層級上進(jìn)行自動(dòng)優(yōu)化。

   用于A(yíng)SIC設計

   HLS具備新的先進(jìn)的時(shí)序評估功能,在給定的ASIC技術(shù)下,能夠自動(dòng)地利用Design Compiler獲取自動(dòng)排線(xiàn)和快速時(shí)序收斂過(guò)程中所需的精確信息。

  Synphony HLS用于FPGA設計

  Synphony HLS還可為廣泛的FPGA產(chǎn)品系列(Actel, Altera, Lattice, 和Xilinx)提供先進(jìn)的時(shí)序和特定器件優(yōu)化。這包括在當今FPGA器件中,硬件乘法器、存儲器、移位寄存器和其他高級硬件資源的優(yōu)化映射。

  Synphony HLS用于快速原型

  利用Synphony HLS和技術(shù)領(lǐng)先的Confirma快速原型解決方案,設計團隊能夠快速地將他們的設計在流片前搭建出原型,并在設計周期的更早期開(kāi)始高性能算法驗證和軟件開(kāi)發(fā)。

  用于更早期軟件開(kāi)發(fā)和更快系統驗證的C-Output

  通過(guò)將C模型創(chuàng )建成開(kāi)發(fā)流程中的自然副產(chǎn)品,Synphony HLS補充了C/C++實(shí)施、驗證和嵌入式軟件開(kāi)發(fā)流程。Synphony HLS生成定點(diǎn)ANSI-C模型,可用于各種系統仿真環(huán)境和虛擬平臺,包括的Innovator、System Studio、VCS 和 SystemC 流程。從而Synphony HLS確保了在設計周期的更早期開(kāi)始基于C的核查和驗證。

  “迄今為止,還沒(méi)有一種能夠在抽象層級上自動(dòng)獲取連貫驗證流程的方法,也沒(méi)有用非常流行的M語(yǔ)言實(shí)現的具備優(yōu)化輸出的實(shí)現流程。” 副總裁兼Synplicity 事業(yè)部總經(jīng)理,Gary Meyers說(shuō):“有了Synphony HLS,我們能夠為系統和軟件驗證提供一種比競爭對手更快和更可靠的方法。結合Synopsys技術(shù)領(lǐng)先的系統原型和硬件輔助驗證解決方案,設計團隊們能夠更加經(jīng)濟和更加可靠地設計和驗證他們復雜的芯片和軟件。”


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: Synopsys Synphony HLS

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>