<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 業(yè)界動(dòng)態(tài) > 23億個(gè)晶體管 處理器挑戰集成度及性能極限

23億個(gè)晶體管 處理器挑戰集成度及性能極限

作者: 時(shí)間:2009-02-20 來(lái)源:電子工程世界 收藏

        盡管高登-E-摩爾(Gordon E. Moore)提出警告,認為“摩爾法則”無(wú)法繼續有效,但微的高化仍在進(jìn)一步發(fā)展,并為的提高作出重大貢獻。雖然內核的數量及緩存容量持續增加,但目前仍存在諸多應該解決的重要課題,其中包括芯片間的通信出現瓶頸、耗電量增加、以及由于軟錯誤及缺陷造成的錯誤等導致的可靠性低下等。另外,芯片內的時(shí)鐘及電源分配難度也很高,因此要求進(jìn)一步革新電路技術(shù)。

本文引用地址:http://dyxdggzs.com/article/91425.htm

        在“ 2009”的“Session3:Microprocessor Technology”中,共發(fā)表了8篇有關(guān)高及相關(guān)電路技術(shù)的論文。有關(guān)處理器的論文數量受全球經(jīng)濟不景氣的影響,較上年的20篇大幅減少,但美國英特爾卻發(fā)表了3篇有關(guān)及性能均創(chuàng )歷史最高記錄的新一代45nm處理器系列的論文。

        在“論文編號3.1”中,配備了8個(gè)多線(xiàn)程x86內核及L3緩存,采用了45nm級CMOS及9層金屬布線(xiàn)工藝,集成了23億個(gè)。這是創(chuàng )歷史最高水平的LSI。為了進(jìn)行時(shí)鐘分配,配備了16個(gè)PLL及8個(gè)DLL。另外,為了提高芯片間的傳輸速度,采用了點(diǎn)對點(diǎn)(Point To Point)的串行輸入輸出(I/O)鏈路,使速度達到了6.4GT/秒。緩存方面,強化了糾錯編碼技術(shù)(ECC),可糾正2bit錯誤,檢測3bit錯誤,提高了可靠性。

        在“論文編號3.2”中,采用了相同的體系結構,集成8個(gè)x86內核。通過(guò)采用基于微控制器及7μm的厚膜金屬布線(xiàn)的電源柵極(Power Gate Transistor),利用將待機狀態(tài)內核獨立切斷電源的方法,削減了耗電量。涵蓋了耗電量從10W以下到130W、從移動(dòng)設備到服務(wù)器的大范圍的應用。在“論文編號3.8”中,通過(guò)采用低漏電的工藝技術(shù),6個(gè)內核的耗電量?jì)H為65W。

        在日本企業(yè)發(fā)表的論文中,NEC的三維安裝SoC技術(shù)備受關(guān)注(論文編號3.3)。由于人們要求在手機等移動(dòng)設備的SoC上配備多種功能,因此其復雜程度提高。為了支持多功能,需要配備容量更大、構成不同的SRAM宏,因此存在芯片面積及耗電量增加的問(wèn)題。NEC將SRAM作為不同芯片,利用10um間距的微型管腳在SoC芯片上進(jìn)行三維安裝。SRAM芯片采用開(kāi)關(guān)陣列,進(jìn)行動(dòng)態(tài)重構,根據所需功能,重新設置了內存資源。這樣,芯片面積縮小了63%,內存延遲提高了43%??勺鳛榘l(fā)揮了動(dòng)態(tài)重構的特點(diǎn)、實(shí)現低成本及低耗電量的新型處理器技術(shù)進(jìn)行評價(jià)。



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>