<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 選擇和表征鎖相環(huán)在定時(shí)和相位控制中的應用

選擇和表征鎖相環(huán)在定時(shí)和相位控制中的應用

作者:美國ADI公司 Ian Collins 時(shí)間:2008-03-21 來(lái)源:電子產(chǎn)品世界 收藏

  ()廣泛應用于無(wú)線(xiàn)通信,在基站中的主要用途是為發(fā)射器和接收器中的上變頻和下變頻電路提供一個(gè)穩定的、低噪聲的射頻(RF)本地振蕩器(LO)。鑒于本身的性能,它還可以用于控制其他許多電路中時(shí)鐘信號的定時(shí),而且在某些應用中,如果使用得當可以代替價(jià)格較貴的定時(shí)芯片。

本文引用地址:http://dyxdggzs.com/article/80469.htm

  大多數高速數字電路的設計工程師會(huì )在注重相位的應用中選擇很貴的定時(shí)芯片,因為通常都是對限定頻率范圍(通常是適合SONET/SDH頻率的線(xiàn)路速率)粗略地表征定時(shí)指標。相比之下,器件通常覆蓋了很寬的頻率范圍,而且在相位控制或定時(shí)應用方面通常沒(méi)有具體的規定。部分原因是由于采用無(wú)限多的輸入和輸出頻率,而且對它們進(jìn)行多種可能的倍頻和分頻比的組合。因此其相位延時(shí)特性很少有人研究,而且在PLL技術(shù)資料上幾乎從來(lái)沒(méi)有發(fā)表過(guò)。下面推薦了適合各種特定應用的PLL器件的特性,因為不同的應用需要不同的配置和需求,這可能會(huì )提供不同的結果。為此,本文將介紹在特別注重相位控制的應用中為表征PLL器件性能所采用的大量研究和實(shí)驗的方法和結果。

  兩個(gè)不同器件之間的相時(shí)延

  PLL的初始特性包括用相同參考時(shí)鐘驅動(dòng)的兩個(gè)PLL器件的兩個(gè)壓控振蕩器(VCO)輸出信號之間的相位滯后的分析。這樣做是因為如果不同器件的Ref到RF的傳播延時(shí)偏差很大而且不可預知的話(huà),由此得出結論在相位控制應用中采用PLL器件實(shí)際上是受限制的。最簡(jiǎn)單的配置就是采用PLL和外置的VCXO。低頻的PLL可以采用ADI的ADF4001,對于A(yíng)DF4001,參考(R)和反饋(N)分頻系數都設為1。這樣實(shí)際上就意味著(zhù)PLL可以用作時(shí)鐘清除電路,這時(shí)PLL器件的一種常見(jiàn)應用,電路連接如圖1所示。

  為了確保兩個(gè)器件的參考計數器在盡可能多地相同時(shí)間里進(jìn)行時(shí)鐘控制,需要采用一種低噪聲、短上升時(shí)間的方波。為了獲得這樣的方波,采用一種高頻的分頻器將984.04 MHz的正弦波經(jīng)過(guò)16分頻,輸出一個(gè)61.44 MHz的高轉換速率的方波。特別重要的一點(diǎn)是保證通過(guò)每個(gè)PLL的信號從分路器到各器件Refin引腳的傳輸距離應該完全相同。這樣才能保證時(shí)鐘脈沖以完全相同的時(shí)序對兩個(gè)器件嚴格定時(shí)。更進(jìn)一步的考慮就是確保兩個(gè)PLL器件的計數器都在同一時(shí)刻復位??梢韵葘㈩A設的內容寫(xiě)入PLL寄存器,然后同時(shí)將兩器件的片選(CE)置成高電平以啟動(dòng)兩顆芯片完成同時(shí)復位。這項功能也可以采用軟件的計數器復位功能來(lái)實(shí)現。

  為了保證測量的精度,采用了有源的示波器探頭(P6243)和一個(gè)高頻數字示波器(TDS3054)。這樣,在很大程度上保持了方波的形狀而且有助于兩個(gè)波形之間的比較。在示波器上顯示的波形示出了兩個(gè)幾乎完全相同的輸出信號之間有60 ps的偏差。

  完成這種測量的另一種方法就是采用增益和相位檢測器來(lái)測量?jì)蓚€(gè)不同信號之間的增益和相位差。在本實(shí)驗中,兩個(gè)PLL的VCXO輸出都送至增益和相位檢測器的輸入。同樣還要注意保證用于傳送兩個(gè)RF信號到增益和相位檢測器輸入端的電纜長(cháng)度應該完全相同。結果相位輸出端的信號輸出是1.85 V,它超過(guò)了產(chǎn)品技術(shù)資料中提供的相當于0°相位誤差的1.8 V預期等效值。


圖1    相時(shí)延電路設置


圖2 由同相參考時(shí)鐘驅動(dòng)的兩片ADF4360-7器件的RFoutA輸出

  Ref到RF的相時(shí)延

  如果已經(jīng)確定不同PLL器件之間從Ref到RF的傳播延遲是類(lèi)似的,那么下一步的工作應該確定Ref和RF VCO 輸出信號之間的相位關(guān)系。人們希望Ref到RF的延遲很低,因為這樣可以更容易地在時(shí)鐘清潔和時(shí)鐘分配電路中使用器件。

  在本實(shí)驗中,選用了一種帶集成VCO的單芯片整數N分頻 PLL數字頻率合成器。該器件ADF4360-7采用一種類(lèi)似于A(yíng)DF4001的PLL,但是增加了雙極性前置分頻器(它能增大頻率范圍和分頻系數)以及一個(gè)集成的內置VCO。本實(shí)驗也可以用外部的VCO器件來(lái)實(shí)現,但是VCO輸出和反饋N分頻器之間的印制線(xiàn)長(cháng)度會(huì )影響其相位關(guān)系。這個(gè)參數對于像ADF4360-7這樣的集成PLL來(lái)說(shuō)是無(wú)關(guān)緊要的,因為VCO實(shí)際上緊鄰反饋計數器。

  可以采用高轉換速率的方波作為參考時(shí)鐘,這時(shí)PLL用作時(shí)鐘倍頻器,從而將20.48 MHz輸入整數倍頻到491.52 MHz,同時(shí)再對這個(gè)輸出進(jìn)行2分頻得到245.76 MHz的輸出。為了獲得2.56 MHz的鑒相器(PFD)頻率,利用R計數器對20.48 MHz的信號進(jìn)行8分頻。采用高PFD允許使用較小的N值,這對鄰近相位噪聲是最有利的,因為參考時(shí)鐘的任何噪聲都會(huì )被放大20 log(N)倍,總的反饋系數為192。為了進(jìn)行測量,采用和前面實(shí)驗一樣的設備,但是測量時(shí)要盡可能地靠近Ref和RF引腳。輸入到輸出的相時(shí)延是非常小的(<140 ps),實(shí)際的延遲可能小于用示波器測量到的值。這個(gè)延遲值隨著(zhù)溫度的升高而增大,并且隨溫度的降低而減小(有時(shí)候低于0 ps)。電源電壓也會(huì )造成類(lèi)似的變化,但是采用這種配置的實(shí)驗已經(jīng)表明在3.0~3.6 V電源電壓范圍和-40℃~+85 ℃溫度范圍延遲變化總在±500 ps范圍內。

  對于帶有內置VCO的兩個(gè)單芯片整數N分頻 PLL頻率合成器,為了提供400 MHz的輸出頻率重復第一個(gè)實(shí)驗。采用增益和相位檢測器示出兩個(gè)信號之間的延遲在相位檢測器可示的范圍內是同相的。高速示波器波形(見(jiàn)圖2)基本上證實(shí)了這一點(diǎn)。波形中的異常是因為輸出元件的失配,它影響到輸出功耗。但是,對波形峰值的進(jìn)一步分析表明信號基本上是同相的。

  建議應用

  ADF4360-x系列提供差分輸出。采用增益和相位檢測器已經(jīng)證實(shí)這些輸出具有180°的相位差。用兩片ADF4360-x器件能夠產(chǎn)生正交的LO信號,其中一片相對于另一片提供具有90°相位差的參考頻率。第一片PLL可提供與其VCO有0~180°相位差的輸出信號,而第二片器件可以產(chǎn)生90~270°相位的信號。這可以用于具有4個(gè)獨立模數轉換器(ADC)的高頻采樣應用中,利用四個(gè)不同相位的輸出分別為每個(gè)ADC提供編碼時(shí)鐘。這樣僅采用一片ADC就可以有效地將采樣速率提高到原來(lái)的4倍。

  結論和深入工作

  ADI公司的ADF4xxx PLL適合用于相位控制應用中。頻率越高的偏差越難表征,因為電纜長(cháng)度和傳播延遲的影響都比較重要。但是一般說(shuō)來(lái),結果是可預測、穩定和可重復的。

分頻器相關(guān)文章:分頻器原理


關(guān)鍵詞: 鎖相環(huán) PLL

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>