EDA迎戰SoC的對策
Synopsys公司董事長(cháng)兼首席執行官Aart De Geus博士是位EDA業(yè)的領(lǐng)軍人物,他因把邏輯綜合技術(shù)從理論轉入成功的商業(yè)運用,而被列為20世紀最后25年中對電子業(yè)影響最大的產(chǎn)業(yè)領(lǐng)袖之一。 7月初,適逢Geus博士來(lái)華,記者有幸聽(tīng)到了他對SoC(系統芯片)時(shí)代EDA業(yè)發(fā)展的看法。
本文引用地址:http://dyxdggzs.com/article/2970.htm答:目前雖然整個(gè)經(jīng)濟環(huán)境慢下來(lái),但Synopsys一直發(fā)展良好。如今公司3200人左右,營(yíng)業(yè)額達7億美元,而實(shí)際股票市值已超過(guò)10億美元。公司多年來(lái)的持續發(fā)展,主要歸功于在研發(fā)方面投入很大,每年投入超過(guò)20%,保證了Synopsys在所專(zhuān)注的領(lǐng)域內保持了技術(shù)的領(lǐng)先性。
雖然Synopsys從邏輯綜合開(kāi)始,但現在在仿真、靜態(tài)時(shí)序、IP方面、系統級設計方面也都居于領(lǐng)導地位。另外還有測試。
三年半年前,我們意識到需要把布局和邏輯綜合、前端設計結合到一起。原因是到0.25mm,門(mén)延時(shí)和線(xiàn)延時(shí)基本相等。到0.18mm以下,線(xiàn)延時(shí)已超過(guò)門(mén)延時(shí),導致了設計方法的根本性變革。結果以前兩步走的方式(先邏輯綜合,后布局布線(xiàn)),現在要變成一步走的方式,叫物理綜合。
這對Synopsys意味著(zhù)新的領(lǐng)域和新的挑戰。去年公司在物理綜合方面做了很大的投資,發(fā)布了革命性的產(chǎn)品——Physical Compiler,取得了170個(gè)成功芯片(tape out)的設計;今年6月又發(fā)布了Route Compiler,主要是單元布局后布線(xiàn)的,這個(gè)技術(shù)給Synopsys提供了完整的從上面的邏輯綜合到布局布線(xiàn)的完整解決方案。
問(wèn):SoC設計對傳統EDA的挑戰是什么?
答:一,由于芯片規模很大,所以有很多門(mén),需要更大的容量;二,由于規模更大,需要很多層次化的設計工具,而傳統的工具在這方面做得不夠;三,關(guān)于IP(知識產(chǎn)權),包括如何設計重用、驗證及解決測試問(wèn)題;四,一方面規模大,所以希望工程師從RTL往上走;另一方面有硅工藝方面的問(wèn)題,必須往下走,關(guān)心由于工藝細化引起的晶體管級的問(wèn)題。
問(wèn):Synopsys的戰略是什么?
答:Synopsys主要重視兩個(gè)領(lǐng)域,一是提供完整的從RTL(寄存器傳輸級)到GDSⅡ(版圖設計的一種標準)的設計的解決方案;二是提供驗證的解決方案。同時(shí)做IP、設計重用、測試等相關(guān)技術(shù)領(lǐng)域的工具。
如果看到0.13mm或0.10mm,特別是在信號完整性分析方面會(huì )面臨很大挑戰。一個(gè)問(wèn)題是串擾,一根線(xiàn)會(huì )對相鄰的另一根線(xiàn)的時(shí)延產(chǎn)生串擾。Synopsys已經(jīng)發(fā)布Primetime-SI,能幫助分析芯片的串擾。過(guò)去三年,Synopsys逐漸從前端為主的公司,變成RTL到GDSⅡ的完整的解決方案公司。
另一個(gè)是驗證。原因芯片越大,設計芯片所花的精力越大。要考慮晶體管級、門(mén)級、RTL級到系統級的解決方案。Synopsys一方面致力于仿真器技術(shù)的提高;另一方面投資支持仿真器相關(guān)產(chǎn)品的研發(fā),比如Vera產(chǎn)品的成功使用對仿真效率的提高有非常大的幫助。另外中國特別感興趣的是CoCentric System Studio,因為中國很多人從事通信研究。
IP和設計重用方面,設計重用是解決SoC設計的唯一辦法。因為任何一個(gè)SoC一定集成了DSP核或處理器核,如何設計、驗證、測試等,如何把別人的核集成到自己的設計中,都是很大的挑戰。
另一方面是測試,按照目前的趨勢,將來(lái)測試晶體管的成本要比制造晶體管的成本大。解決辦法是在設計中,把智能測試設計放到你的設計中來(lái),將能夠降低你的測試方面的成本開(kāi)銷(xiāo)?!?/font>
評論