仿真加速劃時(shí)代的產(chǎn)品——Palladium Z1企業(yè)級仿真平臺發(fā)布
Cadence作為全球EDA電子設計自動(dòng)化領(lǐng)導廠(chǎng)商,其Palladium平臺自2001年推出以來(lái),給眾多系統芯片開(kāi)發(fā)商在提高設計水平、驗證以前無(wú)法實(shí)現的性能與擴展性方面帶來(lái)了巨大的幫助。今天,Cadence正式推出Cadence Palladium Z1企業(yè)級硬件仿真加速平臺。
本文引用地址:http://dyxdggzs.com/article/284001.htmPalladium Z1:業(yè)內第一個(gè)數據中心級硬件仿真加速器
據介紹,這是業(yè)內第一個(gè)數據中心級硬件仿真加速器,仿真處理能力是上一代產(chǎn)品(Palladium XP II)的5倍,與最直接競爭對手相比,平均工作負載率提高了2.5倍。Palladium Z1平臺擁有企業(yè)級的可靠性和可擴展性,支持從IP模塊到整個(gè)SOC芯片的可擴展性,最多能同時(shí)處理2304個(gè)并行作業(yè),容量可擴展到92億門(mén)。無(wú)論從功能還是從速度等方面,過(guò)去的軟件仿真越來(lái)越不適用日新月異的技術(shù)發(fā)展需求,硬件仿真加速技術(shù)可以滿(mǎn)足技術(shù)的發(fā)展需求,而且已經(jīng)被全球設計團隊有效地用于驗證日趨復雜的SOC中。

Palladium Z1硬體驗證模擬平臺是可實(shí)現最大利用率的真正資料中心資源,它采用機架式(rack-based)刀鋒架構,與Palladium XP II平臺相比,可提供企業(yè)級的可靠度、92%的較小占位面積以及8倍的更高邏輯閘密度。透過(guò)最佳化硬體模擬資源的利用率,Palladium Z1平臺可提供獨特的虛擬目標重新分配功能,并能在執行期間將有效負載配置至可用資源,以避免重新編譯作業(yè)。運用其獨特的大量式平行處理器架構,與最接近的競爭產(chǎn)品相比,Palladium Z1平臺可提供使用者4倍的分配精細度。

Palladium Z1平臺的其他重要特性與優(yōu)點(diǎn)包括:
·與Palladium XP II平臺相比,每個(gè)仿真周期僅需要不到三分之一的功率消耗。主要原因在于功率密度最高下降44%,平均系統利用率和并行用戶(hù)數均提高2.5倍,作業(yè)排隊周期時(shí)間大幅縮短,只有Palladium XP II平臺的五分之一,單個(gè)工作站上的編譯速度高達1.4億門(mén)/小時(shí),調試深度和上傳速度都大幅提高。
·利用獨特的虛擬目標重新分配功能,可完整虛擬化外部介面。支持精確的遠程訪(fǎng)問(wèn)和虛擬化設備,如Virtual JTAG。預集成的仿真開(kāi)發(fā)套件適用于USB和PCI-Express接口,具備建模準確、高性能和遠程訪(fǎng)問(wèn)的功能。與具有驗證虛擬機功能的數據庫一起使用,可以實(shí)現多用戶(hù)并行離線(xiàn)訪(fǎng)問(wèn)仿真運行數據。
·擁有最高的通用性,可提供數十種使用模式,包括運行軟件電路仿真、仿真加速并支持軟件仿真和硬件仿真之間的熱切換、采用Cadence Joules RTL功率估算的動(dòng)態(tài)功率分析、基于IEEE 1801和Si2 CPF的低功率驗證、門(mén)級加速和仿真以比常用標準仿真提高50倍的基于A(yíng)RM-based SoC的操作系統
·能與Cadence系統開(kāi)發(fā)套件(System Development Suite)無(wú)縫集成,包括軟件模擬加速用的Incisive驗證平臺、驗證規劃和統一指標追蹤用的Incisive vManager、高級硬件/軟件調試的Indago除錯分析工具與嵌入式軟體應用程序、加速與Assertion-Based的驗證IP、具備通用編譯器的Protium FPGA-based原型設計平臺、以及多重引擎系統使用案例測試用的Perspec系統驗證器。
Palladium Z1:全方位的企業(yè)硬件仿真加速平臺
SOC/ASIC的設計尺寸不斷增大,IP模塊和其他組件的數量增加也使得SOC的內部結構也更加復雜。隨著(zhù)系統復雜性的提高,硬件/軟件交互無(wú)法得到充分驗證的風(fēng)險也隨之加大,而性能擴展則是消除這些風(fēng)險的關(guān)鍵。
為了跟上更高級的SOC的發(fā)展需求、消除硬件/軟件驗證的差距,Palladium Z1可謂是業(yè)內最全面的驗證解決平臺。通過(guò)利用本地統一的硬件仿真加速環(huán)境,Palladium Z1進(jìn)一步優(yōu)化驗證流程,強化驗證能力,使得Cadence Incisive仿真器用戶(hù)可以在無(wú)需再編譯的前提下,實(shí)現仿真到仿真加速,或者運行時(shí)仿真環(huán)境的熱交換。從最初的架構分析,到模塊、芯片和系統集成,再到軟件開(kāi)發(fā)與系統驗證全部階段都可以通過(guò)Palladium Z1平臺來(lái)進(jìn)行設計和驗證。
Palladium Z1平臺的VXE軟件集成了仿真、仿真加速以及單一環(huán)境仿真功能,可以實(shí)現快讀初啟、具備杰出的調試和熱交換能力,可以在單一工作站實(shí)現快速、全自動(dòng)且可以預測的設計編譯。
Palladium Z1還支持多個(gè)任務(wù)同時(shí)運行,包括加速與硬件仿真加速混合進(jìn)行的任務(wù),并且不會(huì )對其他任務(wù)產(chǎn)生影響,因此可以用于多個(gè)項目或者試驗,為企業(yè)提供樂(lè )靈活性最佳的驗證計算資源。Palladium Z1還可以提供系統級功耗驗證,可以幫助企業(yè)在流片之前就分析到芯片的功耗情況,避免芯片遇到過(guò)熱等情況的發(fā)生。
“在項目規劃時(shí)間不短緊縮的情況下,客戶(hù)對于硬件仿真加速容量的要求每?jì)赡昃蜁?huì )翻一番,主要原因包括驗證復雜性增加,對質(zhì)量、軟硬件集成和功耗要求更高?!盋adence全球副總裁兼硬件與系統驗證事業(yè)部總經(jīng)理Daryn Lau說(shuō),“作為系統開(kāi)發(fā)套件中的一個(gè)支柱性產(chǎn)品,Palladium Z1平臺使得設計團隊終于可以將硬件仿真加速器作為數據中心計算資源進(jìn)行使用,而且和使用基于刀片服務(wù)器的計算工廠(chǎng)進(jìn)行仿真毫無(wú)差別,進(jìn)而可以進(jìn)一步縮短規劃時(shí)間,提高驗證自動(dòng)化,應對不斷上升的驗證壓力,快速實(shí)現最終產(chǎn)品交付?!?/p>
總結:有了Palladium Z1平臺,用戶(hù)就可以擁有迅速的靈活編譯、極其高效的分配、快速的運行時(shí)間以及全方位的調試能力,進(jìn)而快速全面的對設計進(jìn)行驗證,最終可以自信地讓這些設計進(jìn)入流片。正如Cadence所說(shuō),Palladium Z1是每一個(gè)系統芯片廠(chǎng)商發(fā)展中所必須擁有的。
評論