<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 電源與新能源 > 設計應用 > SoC存儲器的智能電源連接方法

SoC存儲器的智能電源連接方法

作者: 時(shí)間:2013-12-09 來(lái)源:網(wǎng)絡(luò ) 收藏

最差的分析

讓我們考慮兩種情況的分析,具體條件如下:

功率的分析條件

Pbcs30V132V132T150

輸出負載:400ff

輸入轉換:200ps

最大切換,所有輸出切換

地址和數據輸入的最大轉換

寄生參數:Cmin(最大R,最小C)

供應網(wǎng)RC,只有信號RC網(wǎng)

標簽偏移量(從底部開(kāi)始):10um、15um、20um

標簽頻率:50um

1.只限定捆扎頻率-對于每個(gè)電源供應(VDDA/VDDP/VSSA/VSS),都必須嚴格遵守捆扎頻率為50微米。

不帶偏移量時(shí)MBLK CM8的IR結果

2.同時(shí)限定捆扎頻率和偏移量-在這種情況下,我們會(huì )既考慮偏移量又考慮捆扎頻率,而不是只考慮捆扎頻率。偏移值必須小于捆扎頻率。

我們通過(guò)改變M5帶的偏移值做了幾個(gè)實(shí)驗,得到了以下結果。很明顯,相對于沒(méi)有偏移量的實(shí)驗,下降了20-30%。偏移值應同時(shí)用于頂部線(xiàn)和底部線(xiàn)。

即使在僅使用捆扎頻率就能滿(mǎn)足IR壓降指標的情況下,在使用捆扎頻率的同時(shí)使用偏移量的概念作為補充,可以顯著(zhù)節省電網(wǎng)線(xiàn)路(針對同樣的IR指標)的數量。

帶偏移量時(shí)MBLK CM8的IR結果

本文引用地址:http://dyxdggzs.com/article/258465.htm

注意事項

1.上述IR壓降的數據適用有功電流

2. Vdd的通過(guò)標準為5%(下降+上升)

3.電壓降值單位為毫伏。

本文小結

正如上述圖表所示,相對于那些沒(méi)有使用偏移值的實(shí)驗,在使用偏差值的實(shí)驗中IR得到了明顯的改善,IR壓降改善了大約20-30%。將偏移值概念用于系統芯片的連接,能夠極大地改進(jìn)IR壓降水平,同時(shí)也改善了硅結果。這項用于將連接至系統芯片的方案(同時(shí)運用偏移值和strapping),也可以應用于其他硬宏,如閃存和其他模擬模塊。

對于給定的IR壓降目標,相對于僅僅使用strapping,偏移量與strapping的結合使用還能夠節省大量的電網(wǎng)線(xiàn)路。上述概念已被用于各種實(shí)時(shí)設計,硅結果表明最小壓降值(Vmin)有了明顯的進(jìn)步。

參考文獻

1.《國際半導體技術(shù)藍圖》半導體產(chǎn)業(yè)協(xié)會(huì ),2005年。

2.《Gigascale系統級芯片(G)的全球互聯(lián)建?!?,作者Zarkesh-Ha P.,提交給佐治亞理工學(xué)院學(xué)術(shù)學(xué)院的博士論文,2001年2月。

分頻器相關(guān)文章:分頻器原理

上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: 存儲器 智能電源 SoC IR壓降

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>