基于以太網(wǎng)的虛擬邏輯分析儀設計
方案設計
本文引用地址:http://dyxdggzs.com/article/235723.htm邏輯分析儀的硬件系統設計如圖1所示,采用EP2C8Q208C8作為核心處理器,1片SRAM(IS6125616AL)作為Nios II軟核運行的數據和程序空間,另1片SRAM作為數據采集存儲緩沖,外部32路輸入信號分2次存儲,然后通過(guò)串口或者網(wǎng)絡(luò )方式將數據傳輸到PC進(jìn)行顯示處理。本地測量的時(shí)候可以啟用串口通訊方案,遠程測量時(shí)啟用網(wǎng)絡(luò )通訊方案。
硬件電路設計
FPGA電路設計
EP2C8Q208C8芯片共含有208個(gè)管腳,除去電源部分的VCC、GND、鎖相環(huán)和配置部分占用的管腳之外,供用戶(hù)使用的I/O數量最后剩余為138個(gè),I/O分配如表1所示。FPGA部分電路包括Bank、 I/O模塊、PLL鎖相環(huán)電路模塊、配置電路模塊等。其中,鎖相環(huán)電路設計,導線(xiàn)寬度至少達到20mil,同時(shí)加上磁珠和去耦電容,增加PLL工作穩定性。
數字濾波器相關(guān)文章:數字濾波器原理 鎖相環(huán)相關(guān)文章:鎖相環(huán)原理
評論