約束設置與邏輯綜合在SoC設計中的應用
3.4.2 端口的驅動(dòng)與負載
端口的驅動(dòng)和負載特性通過(guò)設置輸入驅動(dòng)單元、輸入輸出負載值以及信號躍遷時(shí)間等來(lái)描述。范例如下:
#設置端口a7的驅動(dòng)單元是BUFX2
set_drive_cell -lib_cell BUFX2 -pin
[get_ports {a7}];
#設置端口d17的負載值為20 pf
set_load -pin_load 20 [get_ports {d17}];
#設置端口d0的輸入信號上升時(shí)間是0.5 ns
set_input_transition -rise -min 0.5
[get_ports {d0}];
3.5 面積和功耗約束
Design Compiler的綜合以時(shí)序優(yōu)先,即優(yōu)化完約束后才根據約束優(yōu)化面積和功耗。初次綜合時(shí)很難對面積進(jìn)行評估,所以在第一次綜合時(shí)設置優(yōu)化目標為0,表示在滿(mǎn)足時(shí)序約束的情況下最大努力地減小面積。待綜合報告出來(lái)之后,根據初步的面積和功耗報告,修改數值,從而進(jìn)一步優(yōu)化。
#面積設置
set_max_area 0;
#功耗的約束做類(lèi)似的處理:
set_max_total_power 0;
3.6 綜合結果
根據上述綜合流程和約束設置,ZSU32系統芯片在邏輯綜合后滿(mǎn)足了時(shí)序約束,同時(shí)為后續物理設計提供了較好的起點(diǎn)。圖5是ZSU32時(shí)序分析報告的一部分。
評論