基于FPGA的c點(diǎn)陣顯示系統設計
摘要:本文用FPGA 設計 LED顯示屏接收控制系統,著(zhù)重研究系統硬件設計方案,進(jìn)一步解決了 LED大屏幕數據的灰度控制、外擴存儲器的性能要求及實(shí)現方式。用 QuartusII 軟件開(kāi)發(fā)各個(gè)模塊, QuartusII 軟件提供的人性化的界面操作,很多模塊都可以在系統內直接實(shí)現, 方便實(shí)用。
LED屏早在60年代就已出現,但直到 90年代中期,才出現了全彩屏,該技術(shù)近年的價(jià)格已有了很大的降幅,分辨率也有了很大的改善。對于視頻來(lái)說(shuō),LED屏的低分辨率表現性能良好。平??吹?LED屏的分辨率與電腦顯示器的分辨率是差不多的。LED 彩色顯示大屏是室外顯示大屏中用的最多的,是公認的室外大型顯示屏中最值得發(fā)展的產(chǎn)業(yè),LED 屏以其高亮度、長(cháng)使用壽命更勝一籌。與 LCD 相比,LED屏播放視頻時(shí)的響應速度更快,亮度更高。與電子發(fā)射顯示器相比,LED制造更簡(jiǎn)單。與 OLED相比,LED技術(shù)更成熟??傊?,LED 顯示以其得天獨厚的優(yōu)勢占據了高分辨率視頻顯示市場(chǎng)。本文設計的基于FPGA的大屏幕LED點(diǎn)陣顯示系統處理數據更快、存儲量更大。 一、接收卡控制系統的總體方案設計
如圖 1所示,視頻數據通過(guò) DVI 接口傳給 FPGA1,進(jìn)行分辨率的切換和顯示區域的選擇以及信號的反伽碼矯正,通過(guò)網(wǎng)絡(luò )傳輸給接收卡的 FPGA2,通過(guò) FPGA2 進(jìn)行數據的緩存,灰度控制以及行掃描和列驅動(dòng)功能。
接收卡接收的是 DVI 傳給 FPGA1,經(jīng) FPGA1 處理后的數據。在 FPGA2 內部還要進(jìn) 行數據處理,處理要達到的目標:(1)數據能在 LED 屏幕上分區顯示;(2)256 灰度級屏幕大?。?56*800。
(一)灰度實(shí)現方案的選擇
采用專(zhuān)用驅動(dòng)芯片 BHL2000來(lái)控制 LED顯示點(diǎn)陣,其內部自動(dòng)有灰度控制電路。
BHL2000是一塊專(zhuān)門(mén)用于 LED 掃描和驅動(dòng)的高性能室外屏室內屏通用的專(zhuān)用集成電路。BHL2000 芯片對 LED 點(diǎn)陣的灰度采用占空比的調制方式并接受 8 位并行灰度脈寬寬度與灰度數據值成正比,圖像數據存儲容量為 32*16*8 比特,數據輸入掃描與數據輸出掃描獨立,控制系統結構簡(jiǎn)單。
專(zhuān)用芯片與通用芯片相比有它獨特的特點(diǎn),專(zhuān)用驅動(dòng)芯片內部有SRAM,輸出時(shí)恒流控制。LED 顯示效果更好,灰度實(shí)現簡(jiǎn)單,容易控制,為以后的擴展使用打下良好的基礎。
(二)存儲器方案設計
存儲器實(shí)現方案有六種:(1)FIFO 實(shí)現;(2)雙口 RAM 實(shí)現;(3)SDRAM 實(shí)現(4)SRAM 實(shí)現;(5)FLASHROM 實(shí)現(6)FPGA 內部開(kāi)存儲器來(lái)實(shí)現。
根據 LED 顯示屏所要實(shí)現的 800*256分辨率的指標,還有灰度級控制方式,選用 SRAM來(lái)實(shí)現接收數據的緩存。因為其容量大,速度快,地址方便控制,可以進(jìn)行跳地址讀寫(xiě)數據,方便數據分區取出。
評論