可應用三維存儲結構PCM的高集成NAND型相變內存方案
日本中央大學(xué)理工學(xué)部電氣電子信息通信工學(xué)科教授竹內健等人的研發(fā)小組提出了NAND型相變內存(Phase Change Memory:PCM)方案,并在2012年5月20~23日于意大利米蘭舉行的“International Memory Workshop(IMW)”上發(fā)表。這種內存的選擇元件采用多晶硅MOS晶體管,這樣就可以采用無(wú)需觸點(diǎn)的簡(jiǎn)潔式NAND型閃存的存儲器單元結構,理論上,存儲器單元的面積可降至4F2,而且還可以減少工序數。竹內教授認為,該技術(shù)可應用于以“BiCS(Bit-Cost Scalable)”為代表的“采用三維存儲器單元結構的PCM等”(竹內)。
傳統PCM采用的RAM接口,存在RESET時(shí)間在10ns級、而SET時(shí)間卻在100ns級的課題。SET時(shí)間較長(cháng)會(huì )對讀取性能有所制約,而且能耗也會(huì )增大。
因此,中央大學(xué)的竹內教授等人沒(méi)有將PCM用作RAM,而是像NAND型閃存那樣用來(lái)進(jìn)行區塊擦除等。將耗時(shí)較長(cháng)的SET操作作為數據擦除使用,在使區塊內所有單元同時(shí)初始化的“區塊擦除”時(shí)使用。然后將高速的RESET操作用做寫(xiě)入操作。據介紹,采用這種方式后,與性能因SET操作時(shí)間較長(cháng)而受到制約的傳統RAM接口相比,寫(xiě)入速度可提高至7.7倍,能耗最大可削減70%。竹內表示,將PCM “應用于區塊擦除時(shí),即使在同時(shí)擦除兩個(gè)存儲器單元的情況下,其能耗也不會(huì )達到2倍”。通過(guò)采用這種操作方式,可輕松將PCM用于存儲應用。但另一方面,這種方式無(wú)法進(jìn)行隨機存取。
NAND型PCM的課題是,采用NAND串后容易出現寫(xiě)入干擾。據介紹,要想寫(xiě)入時(shí)不產(chǎn)生干擾,就需要將通道晶體管(Pass Transistor)的通態(tài)電流至少提高至最小RESET電流的4倍以上,將RESET電壓提高至1.07倍以上。
評論