<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 業(yè)界動(dòng)態(tài) > 西門(mén)子與SPIL合作為扇出型晶圓級封裝打造3D驗證流程

西門(mén)子與SPIL合作為扇出型晶圓級封裝打造3D驗證流程

作者: 時(shí)間:2023-06-13 來(lái)源:電子產(chǎn)品世界 收藏

數字化工業(yè)軟件日前與矽品精密工業(yè)股份有限公司 (矽品,) 合作,針對 的扇出型系列先進(jìn) IC 封裝技術(shù)開(kāi)發(fā)并實(shí)施新的工作流程,以進(jìn)行 IC 封裝裝配規劃以及 3D LVS   (layout vs. schematic) 裝配驗證。該流程將應用于 的 2.5D 和扇出型封裝系列技術(shù)。 

本文引用地址:http://dyxdggzs.com/article/202306/447639.htm

image.png

為了滿(mǎn)足市場(chǎng)對于高性能、低功耗、小尺寸 IC 的上揚需求,IC 設計的封裝技術(shù)也變得日益復雜,2.5D 和 3D 配置等技術(shù)應運而生。這些技術(shù)將一個(gè)或多個(gè)具有不同功能的 IC 與增加的 I/O 和電路密度相結合,因此需要創(chuàng )建并查看多個(gè)裝配和 LVS、連接關(guān)系、幾何形狀和元件間距場(chǎng)景。為了幫助客戶(hù)輕松實(shí)施這些先進(jìn)的封裝技術(shù),SPIL 采用的 Xpedition? Substrate Integrator 軟件和 Calibre? 3DSTACK 軟件,用于其扇出系列封裝技術(shù)的封裝規劃和 3D LVS 封裝裝配驗證。 

矽品精密工業(yè)股份有限公司研發(fā)中心副總王愉博博士表示:“矽品著(zhù)力于開(kāi)發(fā)和部署一套經(jīng)過(guò)驗證且包括全面 3D LVS 的工作流程,以進(jìn)行先進(jìn)封裝裝配規劃和驗證。是該領(lǐng)域公認的領(lǐng)導廠(chǎng)商,擁有穩健的技術(shù)能力并獲得市場(chǎng)的廣泛認可。矽品將在今后的生產(chǎn)中使用與西門(mén)子共同打造的流程來(lái)驗證我們的扇出系列技術(shù)?!?nbsp;  

SPIL 的扇出型封裝系列能夠提供更大空間,在半導體區域之上布線(xiàn)更多的 I/O,并通過(guò)扇出型工藝擴展封裝尺寸,而傳統封裝技術(shù)無(wú)法做到這一點(diǎn)。 

西門(mén)子數字化工業(yè)軟件電路板系統高級副總裁 AJ Incorvaia 表示:“西門(mén)子很高興與 SPIL 合作,為其先進(jìn)封裝技術(shù)定義和提供必要的工作流程和技術(shù)。SPIL 的客戶(hù)正努力探索更復雜的設計,SPIL 和西門(mén)子也隨時(shí)準備為其提供所需的工作流程,將這些復雜設計加速推向市場(chǎng)?!?/p>



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>