<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 新品快遞 > 西門(mén)子發(fā)布CS,解鎖三款新品助推硬件加速仿真和原型驗證

西門(mén)子發(fā)布CS,解鎖三款新品助推硬件加速仿真和原型驗證

作者: 時(shí)間:2024-04-24 來(lái)源:EEPW 收藏


本文引用地址:http://dyxdggzs.com/article/202404/458004.htm

●   創(chuàng )新的Veloce CS架構整合了、企業(yè)和軟件,將驗證和確認周期加快10倍,整體成本降低5倍

●   Veloce CS可在所有平臺復用,實(shí)現無(wú)縫遷移,將系統工作負載的執行和調試速度加快10倍

●   模塊化且可擴展的互連刀片安裝方式,無(wú)需使用固定尺寸機箱,可為各種規模的設計提供硬件輔助工具

1713922294524814.jpg

數字化工業(yè)軟件推出 Veloce? CS 硬件輔助驗證和確認系統。該系統融合了硬件仿真、企業(yè)和軟件原型驗證,并依托于兩個(gè)先進(jìn)的集成電路 (IC) ——用于硬件仿真的專(zhuān)用 Crystal 加速器芯片,以及用于企業(yè)和軟件原型驗證的 AMD Versal? Premium VP1902 FPGA 自適應 SoC。

Veloce? CS 包含三款新產(chǎn)品:

●   用于的 Veloce? Strato CS 硬件

●   用于企業(yè)原型驗證的 Veloce? Primo CS 硬件

●   用于軟件原型驗證的 Veloce? proFPGA CS 硬件

Veloce CS 系統針對三個(gè)平臺的一致性、速度和模塊化而打造,支持的設計規模從 4000 萬(wàn)門(mén)電路擴展到超過(guò) 400 億門(mén)。此外,Veloce CS 可根據每項任務(wù)的特殊要求選擇合適的工具,以出色的可觀(guān)測性和一致性高效運行整個(gè)系統的工作負載,以此加快項目收斂,并降低每個(gè)驗證周期的成本。

為了實(shí)現這些能力,與關(guān)鍵客戶(hù)和合作伙伴共同開(kāi)發(fā)了創(chuàng )新的硬件和統一的軟件架構:

■   與上一代 Veloce Strato 相比,Veloce Strato CS 的性能顯著(zhù)提高,最高可達 5 倍,同時(shí)還可保持完全的可觀(guān)測性,支持能力從 4000 萬(wàn)門(mén)電路擴展到超過(guò) 400 億門(mén)電路。

■   Veloce Primo CS 基于 AMD 先進(jìn)的 Versal Premium VP1902 FPGA,提供企業(yè)原型驗證系統的高度一致性,同樣可從 4000 萬(wàn)門(mén)電路擴展到超過(guò) 400 億門(mén)電路。

■   Veloce Strato CS 和 Veloce Primo CS 可在相同的操作系統上運行,并能在不同平臺之間無(wú)縫移動(dòng),顯著(zhù)加快啟動(dòng)、設置、調試和工作負載執行的速度。

■   Veloce proFPGA CS 同樣基于 AMD 的Versal Premium VP1902 FPGA 自適應 SoC,打造高速、全面的軟件原型驗證解決方案,可從一個(gè) FPGA 擴展到數百個(gè)。這種性能加上高度靈活的模塊化設計,可以幫助客戶(hù)顯著(zhù)加快固件、操作系統和應用程序的開(kāi)發(fā)以及系統集成任務(wù)的執行。

Veloce CS 采用模塊化刀片配置,符合現代數據中心對易安裝、低功耗、優(yōu)異的冷卻性能和緊湊封裝的要求。此外,Veloce proFPGA CS 解決方案還提供桌面實(shí)驗室版本,可進(jìn)一步提高使用靈活性。Veloce CS 可與 AMD EPYC? HP DL385g11 服務(wù)器同步運行。

AMD全球院士Alex Starr表示: “過(guò)去十年,SoC 和系統級設計的發(fā)展為行業(yè)帶來(lái)了諸多變化,硬件輔助驗證(HAV)也變得越來(lái)越重要。AMD 一直與西門(mén)子密切合作,將 AMD Versal Premium VP1902 納入 Veloce Primo CS 和 Veloce proFPGA CS 系統,以提高整體的性能和可擴展性,Veloce CS 還能同時(shí)與加裝了 AMD EPYC CPU 的 HP DL385 gen11 服務(wù)器配合運行,這既是西門(mén)子快速響應客戶(hù)需求的體現,同時(shí)也表明了 Veloce 團隊在持續不斷地創(chuàng )新?!?/p>

此外,客戶(hù)還可以使用全面的應用程序和解決方案組合,此類(lèi)組合可在 Veloce CS 的三款新品中共用。

Arm設計服務(wù)資深總監Tran Nguyen表示: “上市時(shí)間對于整個(gè) Arm 合作伙伴生態(tài)而言都是至關(guān)重要的,我們需要為 IP 和 SoC 驗證提供模塊化、精細化和高效的工具。西門(mén)子的 Veloce 平臺已經(jīng)成為 Arm 在開(kāi)發(fā)過(guò)程中不可或缺的一部分,我們也看到了 Veloce Strato CS 系統在硬件設計加速和軟件開(kāi)發(fā)方面將持續帶來(lái)的優(yōu)勢?!?/p>

西門(mén)子數字化工業(yè)軟件硬件輔助驗證副總裁兼總經(jīng)理Jean Marie Brunet表示:“Veloce CS 的三款產(chǎn)品提供了高度一致、快速、模塊化的硬件輔助系統,能夠同時(shí)滿(mǎn)足硬件、軟件和系統工程師的特定需求,助其釋放能量,打造先進(jìn)的電子產(chǎn)品。Veloce CS 的創(chuàng )新能力可為每項任務(wù)提供合適的工具,加快整個(gè)驗證過(guò)程,降低總體擁有成本,提高盈利能力?!?/p>

Veloce Strato CS 系統現可供選定合作客戶(hù)使用,其三個(gè)硬件平臺計劃于 2024 年夏季全面上市。Veloce CS 系統同時(shí)計劃實(shí)現全面的云上部署。



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>