基于邊界掃描技術(shù)的混合信號測試系統
分析了用于模數混合電路的邊界掃描測試技術(shù)的工作機制對測試主控系統的功能需求.提出了一種基于微機的符合IEEEll49.4標準的混合信號邊界掃描測試主控系統。所采用的廣義特征分析法利用庫函數映射的思想,將傳統的各種故障字典進(jìn)行統一描述。實(shí)踐證明,該方法對模數混合電路的測試是行之有效的。
本文引用地址:http://dyxdggzs.com/article/202248.htm在所使用的集成電路中,有許多是將模擬信號作為輸入,經(jīng)傳感器轉變?yōu)閿底中盘栠M(jìn)行處理或直接輸出,或者以數字信號輸入轉變?yōu)槟M信號輸出。這樣的數?;旌舷到y的測試涉及模擬信號測試與數字信號測試兩個(gè)方面,頻率覆蓋了從幾Hz到上GHz的范圍,其測試設備非常昂貴,而且缺乏結構化的可測試性設計(Design for Testability,DFT)解決方案。數字電路一直是邊界掃描測試的重點(diǎn),商品化的測試系統已有上百種。而模擬電路和數?;旌想娐返臏y試技術(shù)還存在一些問(wèn)題,原因是對比單純的數字電路,模擬及數模電路測試存在以下難點(diǎn):
(1)模擬電路一般是非線(xiàn)性的,來(lái)源于非線(xiàn)性噪聲和寬范圍變化的參數等。
(2)數字電路可以用簡(jiǎn)單的布爾方程來(lái)描述,而模擬電路的參數特別多,其功能描述是以名義參數的簡(jiǎn)化來(lái)說(shuō)明,實(shí)際上每個(gè)參數都包含一定的范圍。
(3)模擬電路的故障模式眾多,特別復雜。
(4)現在的集成模擬電路越來(lái)越復雜以及內部元件的不可訪(fǎng)問(wèn)性,都大大增加了測試的難度。
(5)混合電路測試不同于單純的模擬或數字電路測試,它的測試質(zhì)量不僅取決于二者各自的精度,且與它們之間的相互影響有關(guān)。比如模擬部分與數字部分都必須有相互獨立的接地系統。
測試成本以及隨著(zhù)器件尺寸縮小產(chǎn)生的測試能力的限制,都使得DFT技術(shù)受到越來(lái)越多的關(guān)注。而混合電路邊界掃描測試總線(xiàn)技術(shù)可以使混合電路的測試性得到提高。
1 混合電路故障診斷與廣義特征分析
1.1 橫擬電路失效類(lèi)型與功能測試
模擬電路的失效情況大致可以概括為以下5類(lèi):
(1)參數值偏離正常值。
(2)參數值嚴重偏離正常范圍,如開(kāi)路、短路、擊穿等。
(3)一種失效引發(fā)其他的參數錯誤。
(4)某些環(huán)境條件的變化引發(fā)電路失效(如溫度、濕度等)。
(5)偶然錯誤,但通常都是嚴重失效,如連接錯誤等。
其中(1)、(3)和(4)通常只是引起電路功能偏離設計值,但仍可以工作,稱(chēng)為軟故障;而(2)和(5)將引發(fā)電路功能的錯誤,是不可逆的失效,屬硬故障。
在數字電路測試中通常采用的s-a失效模型,基本上可以覆蓋數字電路的絕大部分失效情況,但在模擬電路測試時(shí)情況有所不同,硬故障占總數的83.5%,因此至少有16.5%的失效情況不能由失效模型得到。邊界掃描技術(shù)屬于結構測試的范圍,它不是試圖驗證器件的功能性,而是采用適當的失效模型來(lái)檢測目標故障,結構測試必須建立電路的故障模型,但是由于模擬電路的輸入輸出的復雜性和軟故障的存在,它的故障模型很難建立。
即使采用了失效模型,也還需要用SPICE等仿真軟件來(lái)模擬發(fā)生某種失效時(shí)的實(shí)際結果。所以模擬電路和模數混合電路的測試,目前主要的策略仍是采用功能測試來(lái)檢測設計的正確性。隨著(zhù)VLSI技術(shù)的不斷發(fā)展,詳盡的無(wú)故障特性模擬混合功能測試已成為模擬電路測試的主流,用于檢測任何的特性偏移。
1.2 廣義特征分析故障隔離方法
模數混合電路故障診斷的思路是:在電路測試之前,用計算機模擬電路運行狀態(tài)或根據專(zhuān)家提供的經(jīng)驗建立故障字典,電路測試后根據測量信號和某種規則比較故障字典中的特征值和實(shí)測的特征值來(lái)確定故障。廣義特征法是一種庫函數映射提取特征的方法,能較好地解決模數混合電路的故障隔離問(wèn)題。
任何一種電路工作正常與否都體現在給定的輸入情況下是否能得到正常的輸出。而輸入、輸出都可以用一簇隨時(shí)間變化的函數表示,如圖l所示。輸入函數簇為fli(t)(i=1,2……n),輸出函數簇為矗fOj(t)(j=l,2……m)。
若要進(jìn)行故障診斷,需要進(jìn)行的工作主要來(lái)有兩方面:一方面是給系統以必要的激勵,即確定輸入函數fli(t);另一方面是判斷輸出fOj(t)是否正常。對于電路輸入端的激勵,可以用波形存儲設備事先將信號采集下來(lái),然后用軟件完成特征提取存儲在計算機中,進(jìn)行測試時(shí)再將特征碼變換成波形數據,然后用任意波形發(fā)生器將數據轉換成激勵信號。對輸出信號也可以用波形存儲設備將信號存儲下來(lái),壓縮成特征碼,將所提取的特征與正常特征相比較,從而判定電路正常與否并定位故障。
1.2.1 特征提取
廣義特征分析法中的特征提取按兩個(gè)步驟進(jìn)行:
(1)根據不同信號類(lèi)別選取特征,建立自然映射庫函數。特征的選取可根據實(shí)際電路和信號特點(diǎn)來(lái)定,一般模擬電路中的信號可選取最能代表電路功能的信號參數為特征,如幅度、寬度、周期、上升沿時(shí)間、下降沿時(shí)間、載頻等,記為X1,X2……Xn。在圖1中,設m個(gè)輸出信號中有k類(lèi)信號,則庫函數應有k個(gè),記為ri(i=l,2,……k),庫函數可以是一數學(xué)表達式,也可以是一種特征提取方法的程序表達。
(2)以相同的信號參數作為等價(jià)類(lèi)求各類(lèi)信號的商集,設所有輸出信號的函數為實(shí)函數,即fOj(t)∈R,則其商集為R/E。其庫函數ρi即為電路輸出信號從R到其商集的自然映射,所以提取特征的過(guò)程就是已知電路的輸出信號集(即原象)以及自然映射(庫函數),求其商集:
這里對于不同的信號類(lèi),自然映射ρi也不同。
1.2.1 故障判斷
為了方便故障判斷,作下列映射變換:
式中,X為n維矢量空間,n為電路所有種類(lèi)信號參數個(gè)數之和。故障判斷應在n維矢量空間進(jìn)行,以每一個(gè)矢量作為一個(gè)樣本點(diǎn),設電路正常工作時(shí)的標準樣本為XN,m個(gè)輸出電路正常工作范圍為(XdI,XuI),則:
其中,分別為第1個(gè)輸出信號在n維空間中第i維分量的正常范圍下限和上限,每一個(gè)檢測點(diǎn)的信號對應一個(gè)矢量,每個(gè)矢量的實(shí)際維數代表信號的參數個(gè)數。
圖1所示有m個(gè)輸出的電路,設有k種故障,顯然每類(lèi)故障在矢量判別空間中有m個(gè)特性,若故障特征是按每個(gè)輸出信號的參數來(lái)選取,即:
式中,。所以識別矩陣為(m×n+1)×k維。這意昧著(zhù)故障類(lèi)可以劃分得更細,或在相同檢測點(diǎn)的情況下可將故障定位到更小的部位。
2 混合信號邊界掃描系統
IEEE半導體工業(yè)協(xié)會(huì )(SA)標準委員會(huì )在針對純數字電路的邊界掃描測試標準(即IEEEll49.1標準)早已提出并被廣泛接受和使用的基礎上,將IEEEll49.4標準設計成與IEEEll49.1標準完全兼容,并于1999年6月批準了可以應用于模擬電路測試的混合電路邊界掃描測試總線(xiàn)IEEEll49.4-1999標準。
IEEEll49.4標準的重點(diǎn)是為混合電路的測試特性和測試協(xié)議提供了標準化的手段:
(1)內部連接測試:測試在PCA(Printed Circuh Assembly)內部連接短路和開(kāi)路問(wèn)題。
(2)參數測試:主要是模擬特性、測試PCA中離散期間的參數。
(3)內部測試:測試混合電路的內部電路。
此標準描述了混合總線(xiàn)的體系結構和標準協(xié)議,但沒(méi)有給出具體的實(shí)現方法和技術(shù)。
2.1 混合信號電路的邊界掃描結構
對混合信號電路進(jìn)行測試的方案是:混合電路中的數字部分,按IEEEl.149.1標準的規定進(jìn)行邊界掃描測試;而對混合電路中的模擬部分,IEEEll49.4標準專(zhuān)門(mén)規定了特殊的邊界掃描結構來(lái)實(shí)現模擬電路的邊界掃描測試,即實(shí)現模擬虛擬探針測試。它主要包括模擬測試訪(fǎng)問(wèn)口A(yíng)TAP(Analog Test Access Port)、模擬測試總線(xiàn)ATBx(Analog Test Bus,x=l,2)、模擬測試單元ABM(Analog Boundary Module)和測試總線(xiàn)接口電路TBIC (Test Buslnference Circuit)等部分?;旌闲盘栯娐返倪吔鐠呙杞Y構如圖2所示。
TAP控制器、控制管腳(測試數據輸入端口TDl、測試數據輸出端口TD0、測試時(shí)鐘TCK、測試方式選擇TMS)和數字邊界模塊(DBM)是IEEEll49.1標準特征。TAP控制器是一個(gè)時(shí)序電路,由TMS和TCK信號驅動(dòng)。TAP控制器提供了邊界掃描測試所需的全部過(guò)程,包括:(1)提供信號將指令移入指令寄存器中。(2)提供信號將測試數據移入測試數據寄存器中,并把測試響應數據從這些寄存器移出。(3)提供信號完成測試操作,如捕獲、移位、更新測試數據等。
ABM是一種模擬電路邊界掃描單元,它具有由數字電路構成的移位寄存器、更新寄存器和控制邏輯。移位寄存器、更新寄存器用來(lái)進(jìn)行數字信號的輸入輸出??刂七壿嫷淖饔檬强刂颇M功能管腳上的概念開(kāi)關(guān),其開(kāi)關(guān)結構如圖3所示。
各模擬功能管腳通過(guò)ABM的概念開(kāi)關(guān)矩陣和測試總線(xiàn)接口電路,與模擬測試訪(fǎng)問(wèn)口A(yíng)Tl、A2相連。外界模擬測試激勵可通過(guò)l或2條模擬信號通路施加到某l或2個(gè)模擬管腳上,模擬功能引腳上的模擬測試響應也可通過(guò)另一條模擬測試通路輸出到外界,由模擬測試響應處理器處理。
邊界掃描測試受控系統的工作程序是:泓試主控系統產(chǎn)生滿(mǎn)足IEEEll49.4協(xié)議的測試信號;將數字測試激勵數據以串行方式由受控系統的TDI輸入邊界掃描寄存器;將模擬測試激勵給ATl;通過(guò)TMS發(fā)送測試控制命令,經(jīng)TAP控制器控制數字和模擬邊界掃描單元完成測試數據的加載和測試響應數據的采集。最后,數字測試響應數據以串行掃描方式由TD0送出,模擬測試響應數據由AT2送出,交由測試主控系統進(jìn)行分析處理。
2.2 測試主控系統體系結構
整個(gè)測試主控系統主要由宿主機、PCI接口電路、存儲器組(包括測試程序存儲器和測試響應存儲器)、測試主控器、任意波形發(fā)生器和數據采集板組成,其結構凰如圖4所示。
PCI總線(xiàn)可以實(shí)現PC機與外部元件的高速數據傳輸。PLX公司開(kāi)發(fā)的PCl9054是一種PCI接口控制芯片,符合PCI局部總線(xiàn)規范V2.2,其峰值傳輸速率為132Mbps(32位PCI數據線(xiàn))。存儲器組用于存放測試代碼和測試響應數據,由PCl9054和主控器共享訪(fǎng)問(wèn),即對存儲器組的訪(fǎng)問(wèn)包括PCI9054向存儲器組寫(xiě)入測試代碼和從存儲器組讀取測試響應數據,以及主控器從存儲器組中讀取測試代碼和向存儲器組寫(xiě)入測試響應數據。
可在主控器的設計中增加1個(gè)HOLD輸入引腳,當HOLD為高電平時(shí),使主控器的數據線(xiàn)和地址線(xiàn)變?yōu)楦咦钁B(tài)。這樣,根據系統的運行流程,當PCI9054向存儲器組寫(xiě)入測試代碼或從其讀人測試響應數據時(shí),由于這些過(guò)程只發(fā)生在測試進(jìn)行前或測試結束后,可以使主控器的HOLD引腳為高電平,主控器的數據線(xiàn)與地址線(xiàn)為高阻態(tài),而不影響PCl9054對存儲器組的訪(fǎng)問(wèn)。也就是說(shuō),PCI9054和主控器對存儲器組的訪(fǎng)問(wèn)采用了分時(shí)的原則,同時(shí)由于主控器的運行是由PC機通過(guò)PCI9054來(lái)控制的,所以PCI9054對存儲器組的訪(fǎng)問(wèn)相對優(yōu)先。
主控器是本系統的核心部分,其主要功能包括:訪(fǎng)問(wèn)存儲器,將測試代碼轉換為滿(mǎn)足IEEEll49.4標準的邊界掃描測試信號,進(jìn)行數據比較等。所以主控器實(shí)際上是一個(gè)簡(jiǎn)單的RISC微處理器。主控器的體系結構由四部分組成:命令解釋器、存儲器接口,任意波形發(fā)生器和數據采集板控制電路、提供邊界掃描測試接口信號的幾AG接口。其存儲器接口由16位數據線(xiàn)DB[15:O]和13位地址線(xiàn)AB[12:0]、寫(xiě)信號WR、讀信號RD、復位信號RESET及時(shí)鐘信號CLOCK組成。
整個(gè)主控系統的工作流程是:宿主機軟件根據被測對象和測試圖形生成主控器可以執行的測試代碼并通過(guò)PCI總線(xiàn)傳送到系統的存儲器組中;接收到開(kāi)始測試信號后,主控器開(kāi)始執行存儲器中的代碼,生成TCK、TMS信號給被測對象;直接生成數字測試激勵數據給TD1,或由主控器送模擬激勵幅度、頻率等數據給任意波形發(fā)生器,由波形發(fā)生器生成相應的模擬測試激勵,經(jīng)ATl腳給被測對象。
主控器接收從TDO腳送入的數字測試響應數據;數據采集板將AT2腳采集到的模擬測試響應(包括幅度和相位信息)轉換成數字數據送給測試主控器。主控器將這些響應信號與預期信號進(jìn)行比較,或將其存于存儲器中。若比較結果與預期響應不相符,即停止提供測試信號并向宿主機申請中斷。存于存儲器組中的數據可以通過(guò)PCI總線(xiàn)讀回宿主機進(jìn)行診斷,以查找出故障的位置和原因。
3 分析
(1)利用廣義特征分析進(jìn)行故障隔離,從原理上講是對電路進(jìn)行功能測試,因此一般情況下是模擬實(shí)際電路工作環(huán)境。若作為機內自檢的故障隔離,僅是故障檢測后的故障隔離,不需注入信號,則庫函數的自然映射為單射這一條件可去掉.但作為電路單元(PCB)的測試,一般需加入激勵信號。廣義特征分析法利用庫函數映射的思想,將傳統的各種故障字典法進(jìn)行統一描述,并推廣到各種模擬或數字電路的診斷中,因此測試設備應能滿(mǎn)足任意波形存儲和任意波形產(chǎn)生的要求。實(shí)踐證明,該方法對模數混合電路的測試是可行的。
(2)在電路設計中將棍合電路分為可單獨測試的模擬模塊和數字模塊,在測試時(shí)分別對模擬和數字部分進(jìn)行測試。需要注意的是,即使模擬測試與數字測試的結果完全合格,也并不表示電路沒(méi)有故障,因為二者間的連接部分出現一點(diǎn)錯誤,都會(huì )導致電路失效,所以無(wú)論整體功能與模塊化的測試結果間有怎樣確定的關(guān)系,在測試項目中,保留一些整體功能測試是必須的。
(3)IEEEll49.4標準的混合信號測試總線(xiàn)方案對模擬信號的測試精確度目前還不能達到理想水平。測試實(shí)踐表明,1kΩ的電阻其測量誤差可控制在1%以下,電抗為1kΩ的電感和電容,其測量誤差可控制在5%以下;其他分立元件參數值的測量誤差會(huì )更大?;旌闲盘栯娐分校至⒃骷膮抵惦S使用時(shí)間的推移而發(fā)生變化,這也給故障診斷帶來(lái)很大的困難。另外,對于高頻或射頻混合信號電路,IEEEll49.4標準的運用受到限制。
更多計算機與外設信息請關(guān)注:21ic計算機與外設頻道
評論