Xilinx 為 Vivado 設計工具帶來(lái)突破性改進(jìn),以最前沿的機器學(xué)習優(yōu)化助力加速設計
賽靈思公司近日宣布推出 Vivado? ML 版,這是業(yè)內首個(gè)基于機器學(xué)習( ML )優(yōu)化算法以及先進(jìn)的面向團隊協(xié)作的設計流程打造的 FPGA EDA 工具套件,可以顯著(zhù)節省設計時(shí)間與成本。與目前的 Vivado HLx 版本相比,Vivado ML 版將復雜設計的編譯時(shí)間縮短了 5 倍,同時(shí)還提供了突破性的平均達 10% 的結果質(zhì)量(QoR )提升。
本文引用地址:http://dyxdggzs.com/article/202106/426508.htm賽靈思軟件與 AI 解決方案營(yíng)銷(xiāo)總監 Nick Ni 表示:“當今的 EDA 設計人員面臨設計復雜性日益提升的挑戰,而機器學(xué)習是加快設計流程與提升 QoR 的下一個(gè)大飛躍。Vivado ML 將幫助開(kāi)發(fā)者縮短設計周期,并從設計創(chuàng )建到收斂交付全新生產(chǎn)力水平?!?/p>
圖 賽靈思全新 Vivado? ML 版
基于機器學(xué)習的優(yōu)化
Vivado ML 版支持基于機器學(xué)習的算法以加速設計收斂。該技術(shù)具備基于機器學(xué)習的邏輯優(yōu)化、延遲估算和智能設計運行,能夠自動(dòng)執行策略以減少時(shí)序收斂迭代。
國家儀器公司( National Instruments )首席硬件工程師 Robert Atkinson 表示:“全新 Vivado ML 版的智能設計運行功能是一個(gè)顛覆了傳統。它通過(guò)一鍵式方法積極改善時(shí)序結果,所生成的 QoR 建議能帶來(lái)最大效果,還能借助減少用戶(hù)分析提供專(zhuān)家級質(zhì)量結果,特別是對于難以收斂的設計而言?!?/p>
更快的編譯時(shí)間與面向團隊協(xié)作的生產(chǎn)力
賽靈思還引入了 Abstract Shell (抽象外殼)概念,它允許用戶(hù)在系統內定義多個(gè)模塊,以增量和并行方式進(jìn)行編譯。與傳統的全系統編譯相比,這種方法能將平均編譯時(shí)間加快 5 倍,最多甚至加快 17 倍。抽象外殼還可以將設計細節隱藏在模塊之外,從而有助于保護客戶(hù)的 IP,這一點(diǎn)對FaaS ( FPGA-as-a-Service )和增值系統集成商至關(guān)重要。
此外,Vivado ML 還改善了與 Vivado IP Integrator 之間協(xié)作設計,使得模塊化設計可以利用全新“模塊設計容器( Block Design Container,BDC )”功能實(shí)現。這一功能促進(jìn)了面向團隊協(xié)作的設計方法,并允許以分治( divide-and-conquer )策略處理多站點(diǎn)共同合作的大型設計。
賽靈思動(dòng)態(tài)功能交換( DFX )等獨特的自適應特性,可在運行時(shí)動(dòng)態(tài)遠程加載定制硬件加速器,以更加有效地利用芯片資源。DFX 具備在幾毫秒內加載設計模塊的能力,由此開(kāi)辟了諸多全新用例,例如,車(chē)輛在處理幀數據的同時(shí)可切換不同視覺(jué)算法,或基因組分析在進(jìn)行 DNA 測序過(guò)程中可實(shí)時(shí)切換不同算法。
Vivado ML 版現已提供免費標準版和企業(yè)版,廠(chǎng)商建議零售價(jià)為 2,995 美元起。
評論