<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 業(yè)界動(dòng)態(tài) > 新思科技推出RTL Architect,加速設計收斂周期

新思科技推出RTL Architect,加速設計收斂周期

作者: 時(shí)間:2020-04-24 來(lái)源:美通社 收藏

-獨特的RTL調整環(huán)境可減少物理設計迭代

本文引用地址:http://dyxdggzs.com/article/202004/412355.htm

加州山景城2020年4月24日 /美通社/ --

重點(diǎn):

  • RTL Architect是業(yè)界首個(gè)物理感知RTL分析、優(yōu)化和signoff系統,該系統基于快速多維預測引擎上,用于實(shí)現卓越的RTL設計交付

  • 統一的Fusion數據模型提供前所未有的容量和可擴展性,以支持全芯片層次化的RTL設計流程

  • RTL Architect采用世界級實(shí)現和金牌signoff解決方案構建相關(guān)結果

  • 和Arm就RTL Architect展開(kāi)合作以加快新一代芯核開(kāi)發(fā)

(Synopsys, Inc.,納斯達克股票代碼:SNPS)近日宣布推出創(chuàng )新產(chǎn)品RTL Architect?,該產(chǎn)品可將設計周期在RTL中向左推移(shift left)有助于加快設計收斂周期。RTL Architect是業(yè)界首個(gè)物理感知RTL設計系統,可將芯片設計周期減半,并提供卓越的結果質(zhì)量(QoR)。

RTL團隊日益面臨快速探索特定領(lǐng)域RTL架構來(lái)提高功耗、性能和面積(PPA)的挑戰,以滿(mǎn)足人工智能和汽車(chē)應用等新的垂直市場(chǎng)的要求?,F有的用于估計RTL質(zhì)量的點(diǎn)工具解決方案由于下游實(shí)施的準確性較差而受到嚴重限制。早期設計周期的不準確性導致下游實(shí)現工具需要相互彌補,通常需要返回并進(jìn)行RTL更改來(lái)實(shí)現PPA目標。RTL Architect基于Fusion Design Platform實(shí)現環(huán)境的快速多目標預測引擎來(lái)應對這些挑戰,從而準確預測下游實(shí)施的PPA。RTL Architect使RTL開(kāi)發(fā)者能夠查明源代碼中的瓶頸,從而提高RTL質(zhì)量。

瑞薩電子株式會(huì )社EDA共享研發(fā)數字設計部門(mén)技術(shù)總監Hideyuki Okabe表示:“瑞薩最先進(jìn)的汽車(chē)片上系統具有一定的復雜性,需要通過(guò)架構調整來(lái)實(shí)現最高的QoR,從而在目標市場(chǎng)中脫穎而出。RTL Architect能夠在RTL階段快速探索和驗證各種架構,幫助瑞薩在確定最佳架構的同時(shí)不必擔心后期突發(fā)狀況?!?/p>

Arm中央工程組CPU工程副總裁Jeff Kehl表示:“與新思科技就RTL Architect產(chǎn)品展開(kāi)合作,有助于更進(jìn)一步加快新一代Arm?處理器芯核的RTL開(kāi)發(fā)周期。先進(jìn)芯核開(kāi)發(fā)設計方法采用RTL Architect技術(shù)將助力Arm開(kāi)發(fā)更好的CPU,以滿(mǎn)足Arm與新思科技共同客戶(hù)的新功耗和性能要求?!?/p>

RTL Architect系統建立在統一的數據模型上,該模型提供數十億的門(mén)極(gate level)容量和全面的層次化設計能力以適應先進(jìn)工藝技術(shù)下不斷擴大的設計和系統區塊尺寸。RTL Architect系統采用新思科技世界級實(shí)現和金牌signoff解決方案,在設計周期早期提供準確的結果,并按構造進(jìn)行關(guān)聯(lián)。

RTL Architect采用快速多維實(shí)現預測引擎,通過(guò)該引擎RTL設計人員能夠預測RTL更改對功耗、性能、面積以及堵塞帶來(lái)的影響。該產(chǎn)品直接與新思科技PrimePower金牌signoff功耗分析引擎相接合,可進(jìn)行準確的RTL功率估算和優(yōu)化,以實(shí)現節能設計。RTL Architect提供統一的工作流環(huán)境,以簡(jiǎn)易性方式來(lái)無(wú)縫分析關(guān)鍵PPA質(zhì)量指標?,F有門(mén)級PrimePower用戶(hù)也可使用PrimePower RTL功耗預估功能,為signoff功耗分析流程提供一致的RTL。

新思科技芯片設計事業(yè)部設計高級副總裁Shankar Krishnamoorthy表示:“達到最佳設計PPA,實(shí)現快速的RTL調整迭代和快速的架構探索,對新思科技轉向更小技術(shù)節點(diǎn)至關(guān)重要。在設計初期創(chuàng )造出最優(yōu)質(zhì)量的RTL,對于實(shí)現最佳QoR和最快的結果時(shí)間也尤為關(guān)鍵。RTL Architect旨在幫助開(kāi)發(fā)者交付卓越的RTL設計,以縮短設計收斂流程并實(shí)現最佳PPA?!?/p>



關(guān)鍵詞: 新思科技

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>