UltraSoC全新集成化多核調試、可視化和數據科學(xué)/分析套件擴展其工具產(chǎn)品線(xiàn)
UltraSoC今日宣布推出完整的集成開(kāi)發(fā)環(huán)境(IDE)UltraDevelop 2,它為系統級芯片(SoC)開(kāi)發(fā)團隊提供了將全面的調試、運行控制和性能調整與先進(jìn)的可視化和數據科學(xué)功能相結合的能力。通過(guò)融合UltraSoC合作伙伴Imperas和Percepio的技術(shù),UltraDevelop 2釋放出了UltraSoC系統級片上監控和分析基礎架構的潛力,通過(guò)提供可操作的內在信息來(lái)大幅降低開(kāi)發(fā)成本和縮短達成收入的時(shí)間,并提高產(chǎn)品的質(zhì)量。
本文引用地址:http://dyxdggzs.com/article/201810/393027.htm新的UltraDevelop工具套件為SoC開(kāi)發(fā)和調試提供了一種全面的、系統級的方法,從而支持工程師在任何抽象級別上去查看和分析硬件、固件和軟件間的相互關(guān)聯(lián)行為,并根據當前的任務(wù)在視圖和工具之間去進(jìn)行交互性地切換。UltraSoC新開(kāi)發(fā)的數據分析擴展項提供了諸如異常檢測、熱點(diǎn)圖分析和根本原因分析等先進(jìn)功能?;赑ercepio Tracealyzer工具的可視化功能可為工程師提供硬件操作和高階軟件執行的集成化可視性。而加入Imperas的MPD調試器,則可為當今的多核、多線(xiàn)程平臺提供支持,包括那些將基于不同CPU架構的內核組合到復雜異構系統之中的器件。
基于行業(yè)標準的Eclipse平臺,UltraDevelop 2提供了一個(gè)其中包含單步和斷點(diǎn)代碼執行狀態(tài)的集成化可視環(huán)境,可用于SoC內硬件結構上的多個(gè)處理器、指令跟蹤、以及實(shí)時(shí)和協(xié)議自適應的總線(xiàn)監控。工程師可以同時(shí)查看諸如內存控制器和互連/ NoC等硬件結構行為,以及所有通過(guò)多個(gè)不同內核的、甚至是不同架構的軟件執行。簡(jiǎn)單單核調試的設計人員可以訪(fǎng)問(wèn)相同的集成化調試功能,同時(shí)使用開(kāi)源GDB調試器。
UltraDevelop 2的架構可為SoC設計人員在選擇開(kāi)發(fā)平臺時(shí)提供平衡功能和靈活性的最優(yōu)方案。它包括一個(gè)調試適配器庫,它可以對來(lái)自多家供應商的20多種處理器內核架構進(jìn)行實(shí)時(shí)運行控制,這些供應商包括Arm、MIPS和RISC-V(由Andes、Esperanto和SiFive開(kāi)發(fā))等。在統一的Eclipse環(huán)境中,工程師團隊可以從諸如Lauterbach等UltraSoC現有合作伙伴中選擇去部署第三方工具,這些合作伙伴從底層就支持UltraSoC硬件功能,或者他們也可以選擇UltraSoC提供的預集成配置。
通過(guò)添加新的分析和數據科學(xué)功能,UltraSoC獨立于供應商的、系統級的硬件/軟件調試方法得到了顯著(zhù)增強。UltraDevelop 2提供了一套可以對片上行為進(jìn)行詳細大數據分析的模塊,可實(shí)現包括異常檢測、熱圖分析和根本原因分析。這些包括案例應用和配置,例如用于諸如ISO26262和其他標準中強制實(shí)施的嚴格驗證和確認等功能安全性、檢測漏洞或不必要的互動(dòng)的網(wǎng)絡(luò )安全、以及諸如識別多線(xiàn)程軟件棧中的低效率和在高性能計算環(huán)境中導致“長(cháng)尾”錯誤的、難以發(fā)現的狀態(tài)等性能優(yōu)化。
UltraDevelop 2用戶(hù)可以通過(guò)一系列腳本(Python)化模組來(lái)擴展這些功能、自定義框架和配置測試系統,這些模組可以直接訪(fǎng)問(wèn)UltraSoC片上監視器提供的數據。這些也提供了諸如終端服務(wù)等配置選項和更高級別的功能。
在UltraDevelop 2中加入的Percepio的Tracealyzer工具,為UltraDevelop套件帶來(lái)了強大的數據分析和可視化功能,這使得硬件和軟件開(kāi)發(fā)兩者相互結合。Tracealyzer工具“了解”軟件或實(shí)時(shí)操作系統(RTOS)中高級事件的含義,連接相關(guān)事件和可視環(huán)境,并通過(guò)對系統級操作進(jìn)行高度直觀(guān)的、視覺(jué)化的展望,補充了UltraSoC硬件監視器收集的信息。它集成了一個(gè)非??焖俸托∏傻臄祿?,可以有效地顯示、過(guò)濾或分析TB級的Trace文件。
通過(guò)集成Imperas的MPD,可允許UltraDevelop 2用戶(hù)在一個(gè)平臺中同時(shí)對多個(gè)應用處理器進(jìn)行調試,包括單核、多核和多線(xiàn)程變量。外設可以同時(shí)與應用一起調試,讓開(kāi)發(fā)人員看到運行在平臺和應用代碼的上下文中的外設,并進(jìn)一步擴展UltraDevelop 2的硬件/軟件協(xié)同開(kāi)發(fā)能力。這項集成是兩家公司于2018年6月宣布建立廣泛合作伙伴關(guān)系中的一部分,這將把嵌入式分析和虛擬平臺技術(shù)結合在一起形成強大的合力,并推動(dòng)統一的系統級流片前和流片后硅開(kāi)發(fā)流程。
為了進(jìn)一步實(shí)現為開(kāi)發(fā)人員帶來(lái)更高選擇性和靈活性的目標,并為了支持可擴展性,UltraDevelop 2利用了行業(yè)標準接口,如Eclipse目標通信框架(TCF)、GDB遠程串行協(xié)議(RSP)和壓縮類(lèi)型格式( CTF),以及MI這種通常用于在調試器后端和IDE前端之間進(jìn)行通信的機器接口層。 此外,UltraSoC利用OpenOCD項目并添加自定義擴展,以通過(guò)其片上監控和分析硬件來(lái)提供調試支持,并將結果發(fā)布回開(kāi)源社區以支持下一步的開(kāi)發(fā)。
UltraDevelop 2將于2019年第一季度向個(gè)別客戶(hù)提供,不久后將全面上市。
評論