<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 網(wǎng)絡(luò )與存儲 > 業(yè)界動(dòng)態(tài) > DDR5可望成為下一代主流存儲器接口?

DDR5可望成為下一代主流存儲器接口?

作者: 時(shí)間:2017-09-25 來(lái)源:EETimes 收藏
編者按:老的DDR4能不能降個(gè)價(jià),現在實(shí)在買(mǎi)不起。

  頻寬與密度都比目前DDR4更高2倍的介面芯片來(lái)了,預計最快在2019年量產(chǎn),為服務(wù)器的主帶來(lái)更高效能與功率管理…

本文引用地址:http://dyxdggzs.com/article/201709/364712.htm

  存儲器世代即將來(lái)到 (第五代雙倍數據率)的時(shí)代!

  Rambus最近宣布在其實(shí)驗室中開(kāi)發(fā)出的可用芯片——DDR5是動(dòng)態(tài)隨機存取存儲器(DRAM)雙列直插式存儲器模組(DIMM)的下一代重要介面。預計從2019年開(kāi)始,暫存時(shí)脈驅動(dòng)器與數據緩沖器可望有助于為服務(wù)器倍增主存儲器的傳輸速率,而且也引發(fā)了對于未來(lái)運算的爭論。

  美國聯(lián)合電子裝置工程委員會(huì )(JEDEC)標準組織計劃在明年6月之前宣布以DDR5規格作為下一代服務(wù)器的預設存儲器介面。然而,有些分析師指出,DDR5出現的時(shí)機,將會(huì )在持久型存儲器(即儲存級存儲器)、新式電腦架構與芯片堆疊等均陸續更新替代方案之際。

  Rambus產(chǎn)品行銷(xiāo)副總裁Hemant Dhulla表示:“據我們所知,這是至今第一個(gè)在實(shí)驗室中開(kāi)發(fā)出實(shí)際可行的DDR5 DIMM芯片組,預計可在2019年量產(chǎn)。我們希望率先使其上市,并協(xié)助我們的合作伙伴推出該技術(shù)?!?/p>

  DDR5預計可支持高達6.4Gbits/s的數據率,傳輸頻寬最高達51.2 GBytes/s,分別較目前的DDR4支持的3.2Gbits數據率與25.6GBytes/s傳輸頻寬提高一倍。升級后的新版本將使64位元鏈路的運作壓從1.2V降低至1.1V,并使突發(fā)周期(BL)從8位元進(jìn)展至16位元。此外,DDR5可還讓電壓穩壓器安裝于該記憶卡,而不必再加進(jìn)主板中。


  下一代服務(wù)器DIMM緩沖器芯片瞄準DDR5存儲器應用(來(lái)源:Rambus)

  同時(shí),CPU供應商預計將使其處理器的DDR通道數從12個(gè)擴增到16個(gè)通道,從而可能使主存儲器的容量從現有的64GB提高到128GB。

  預計DDR5將最先出現在執行大型數據庫的高性能系統,或是諸如機器學(xué)習等具有龐大存儲器容量需求的應用中。Dhulla表示,雖然有些服務(wù)器可能會(huì )延遲達6個(gè)月才采用DDR5,“但這只不過(guò)是幾季的時(shí)間罷了,并不是好幾年……每個(gè)人都想要更大容量的存儲器?!?/p>

  當今大約有90%的服務(wù)器都采用暫存或降低負載的DIMM——這些DIMM則采用暫存器時(shí)脈以及數據緩沖器。這些芯片通常由Rambus、IDT和Montage等公司以不到5美元的價(jià)格銷(xiāo)售。

  替代型存儲器崛起

  DDR5標準出現的時(shí)間,大約就是JEDEC為支持一系列DRAM與持久型存儲器組合的存儲器模組發(fā)布NVDIMM-p (非揮發(fā)性DIMM)介面之際。英特爾(Intel)表示將在明年推出采用其3D XPoint芯片的服務(wù)器DIMM;其他公司也預計將推出采用3D NAND的NVDIMM-p存儲器。

  相較于傳統的DRAM模組,新版存儲器預計將在密度和延遲方面更具優(yōu)勢。不過(guò),預計其價(jià)格也將會(huì )更高,而DRAM可望維持原始速度的優(yōu)勢。


  DDR5介面芯片的存儲器頻寬與密度都比DDR4更高2倍(來(lái)源:Rambus)

  市場(chǎng)研究公司W(wǎng)ebFeet Research總裁Alan Niebel表示:“市場(chǎng)將會(huì )非常需要DDR5...但它仍然是DRAM,而且也很耗電。它推動(dòng)了傳統的馮·諾伊曼(Von Neuman)系統進(jìn)展,但我們仍然需要持續推出持久型存儲器替代方案,以及新的運算模式?!?/p>

  事實(shí)上,Hewlett-Packard Enterprise (HPE)已經(jīng)發(fā)布了一款采用Gen-Z存儲器介面的原型系統。Gen-Z是在今年8月才推出的全新存儲器架構。

  WebFeet首席分析師Gil Russell表示:“許多人并不看好DDR5能成為下一代的存儲器介面?!?/p>

  DRAM的制程技術(shù)微縮正趨近于其核心電容器的實(shí)體限制,這使得Russell等業(yè)界分析師預期這種存儲器設計將在未來(lái)的5至10年內終結。他強調,更高的錯誤率必須在芯片上建置糾錯程式碼的電路。

  然而,存儲器領(lǐng)域“是一個(gè)真正進(jìn)展緩慢的領(lǐng)域?!盧ussell說(shuō):“要讓DIMM獲得市場(chǎng)的認可,大概就得花一年的時(shí)間,而且大家總想要以盡可能最低的成本導入?!?/p>

  同時(shí),為了進(jìn)一步提高速度與密度,AMD和Nvidia的高階繪圖處理器(GPU)已經(jīng)改用高頻寬的存儲器芯片堆疊了。Rambus的Dhulla指出,芯片堆疊仍然是一種昂貴的途徑,僅限于用在高階的GPU、FPGA以及通訊ASIC。

  Dhulla表示,“DDR5顯然是開(kāi)啟大量機會(huì )的理想途徑。但目前業(yè)界較大的爭論焦點(diǎn)是在DDR5之后以及2023年以后將如何發(fā)展。因此,我們的實(shí)驗室也正著(zhù)眼于多種替代方案?!?/p>



關(guān)鍵詞: DDR5 存儲器

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>