交錯雜散: 時(shí)序失配的數學(xué)
我們已經(jīng)利用絕妙的數學(xué)家思維方式來(lái)了解失調和增益失配引起的雜散幅度,現在讓我們利用它來(lái)量化時(shí)序失配引起的雜散水平。通過(guò)之前的討論,我們知道時(shí)序失配引起的雜散出現在fS/2 ± fin,該位置與增益失配雜散出現的位置相同。
本文引用地址:http://dyxdggzs.com/article/201610/308194.htm討論的結果留下的信息告訴我們,fS/2 ± fin位置處有多少雜散源自增益失配,有多少雜散源自時(shí)序失配。這很重要,因為在交錯時(shí),它使我們能夠判斷哪種失配引起的麻煩最大。希望我們不會(huì )落到兩種失配均非常糟糕的境地,不過(guò),起初試圖交錯時(shí),這并不是我們要關(guān)注的。我們需要在設計過(guò)程一開(kāi)始就努力使失配最小。
因此,讓我們再次以數學(xué)家的思維方式,探究其中的數學(xué),看看如何計算時(shí)序失配在fS/2 ± fin處引起的雜散幅度。我想我們很快就要從數學(xué)家的思維方式轉換回來(lái),以工程師方式思考問(wèn)題,不過(guò)稍安勿躁,讓我們再等一會(huì )。
現在看看計算,了解時(shí)序失配將引起多大的雜散。觀(guān)察下面的公式1,其中ωA是模擬輸入頻率,ΔτE是時(shí)序失配。
現在,考慮一個(gè)雙通道器件的兩個(gè)14位250MSPS ADC之間存在典型的時(shí)序失配。典型值可能是1ps左右。將該值代入公式1,得到下式:
這一結果至少比我們第一次看到增益失配的結果時(shí)更令人鼓舞! 1ps的時(shí)序失配將在fS/2 ± fin處產(chǎn)生70dBc的交錯雜散。這剛好與大多數應用能夠容許的最大雜散水平差不多。對于交錯ADC,無(wú)雜散動(dòng)態(tài)范圍(SFDR)規格顯然仍將以它為主。
二次和三次諧波以及任何其他雜散輸出很可能小于70dBc?,F在看看怎么才能超過(guò)70dBc水平。我們希望降低它,因為有些應用需要80到90 dBc的無(wú)雜散動(dòng)態(tài)范圍。下面的圖1顯示了時(shí)序失配雜散的幅度與時(shí)序失配(單位為ps)的關(guān)系。
時(shí)序雜散與時(shí)序失配的關(guān)系(交錯式14位ADC)
此圖說(shuō)明了幾件事情。與增益失配曲線(xiàn)相似,雜散幅度大致呈指數式下降,一旦失配接近10ps,雜散幅度曲線(xiàn)便開(kāi)始變得近似平坦。它還告訴我們,為了將雜散幅度控制在90dBc范圍內,必須讓時(shí)序失配變得非常小(fs范圍)。由此我們可以了解,兩個(gè)ADC之間的時(shí)序匹配必須達到多么高的精度。要知道,飛秒(fs)可是非常之小!
然而,隨著(zhù)工藝技術(shù)縮小且匹配技術(shù)改善,降低交錯ADC之間的時(shí)序失配變得相對更容易。注意,布局只是整個(gè)拼圖中的一塊。當今的高速ADC已達到千兆采樣范圍,需要采取某種校準措施,使時(shí)序失配降低到fs范圍。這說(shuō)明仍有希望,我們只需設計出一個(gè)良好的校準方案即可降低失配。我們有望在不久從高層次上討論某些建議的方案,除非大家的評論和問(wèn)題把我們帶到其他地方。
所以這種數學(xué)家思維方式就可以派上用場(chǎng)了。有時(shí)候,我們工程師需要通過(guò)這種方式,從而可以理解我們在工程領(lǐng)域遇到的問(wèn)題。幸運的是,我們的思維方式還可以轉換回來(lái),享受工程設計之樂(lè )。別忘了要不時(shí)地換種方式思考,歡迎繼續提出意見(jiàn)和問(wèn)題。
評論