展訊使用Cadence Innovus設計實(shí)現系統加速設計效率
益華電腦(Cadence Design Systems, Inc.)宣布,展訊通訊(上海)公司(Spreadtrum Communications (Shanghai) Co., Ltd.,)運用全新的 Cadence Innovus 設計實(shí)現系統,大幅縮短數百萬(wàn)級 28nm IP 模組的周轉時(shí)間(TAT),同時(shí)達成功耗、效能與面積(PPA)目標。相較于使用其原先的方案, Innovus 方案大幅減少展訊這 IP模組的周轉時(shí)間,同時(shí)滿(mǎn)足原定的 PPA 目標。
本文引用地址:http://dyxdggzs.com/article/201609/303898.htm展訊設計執行速度的提升與產(chǎn)能的增益,導源于 Innovus 設計實(shí)現系統的最新的 GigaPlace 布局引擎,高品質(zhì)布局最佳化搭配先進(jìn)的全流程多重執行緒技術(shù)強化的快速收斂。多重執行緒技術(shù)貫穿整個(gè) Innovus 設計流程,讓目前設計伺服器領(lǐng)域中常見(jiàn)的8 與16顆CPU機器能夠發(fā)揮最佳產(chǎn)能。
展訊通訊ASIC副總裁Robin Lu表示:“與原先的解決方案相較, Innovus 設計實(shí)現系統大幅提升展訊一個(gè)數百萬(wàn)級關(guān)鍵 IP 核心的執行速度。由于執行速度的提升,我們能夠在競爭日益激烈的行動(dòng)裝置市場(chǎng)上,很有信心地采取積極時(shí)程表,同時(shí)提供卓越的品質(zhì)。”
Cadence 數位與Signoff事業(yè)群資深副總裁Anirudh Devgan表示:“在這個(gè)以上市前置時(shí)間很短,以快速周轉時(shí)間積極達成 PPA 至為關(guān)鍵的市場(chǎng)上,展訊的設計堪稱(chēng)為行動(dòng)應用中極為復雜的設計。 Innovus 設計實(shí)現系統提供卓越的起始布局,利用它大量的多重執行緒最佳化引擎,在最佳的時(shí)間內達成功耗、效能和面積目標,讓這些復雜的設計得以加速實(shí)現。”
Innovus設計實(shí)現系統是新一代實(shí)體設計實(shí)現解決方案,讓系統晶片(SoC)開(kāi)發(fā)人員能夠提供具備同級最佳PPA的高品質(zhì)設計,同時(shí)縮短上市前置時(shí)間。
評論