<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 測試測量 > 設計應用 > 基于虛擬儀器技術(shù)的雷達信號模擬器設計

基于虛擬儀器技術(shù)的雷達信號模擬器設計

作者: 時(shí)間:2010-11-18 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要:為了解決采用DSP技術(shù)的模擬器的硬件外圍電路設計復雜、人機交互界面設計繁瑣的問(wèn)題,利用FPGA芯片控制能力強,設計靈活以及LabVIEW語(yǔ)言易于實(shí)現人機交互界面設計等優(yōu)點(diǎn),采用計算機結合NI公司的PCI-564OR數據收發(fā)中頻卡,設計了回波模擬器。利月Matlab仿真出線(xiàn)性調頻、雜波、干擾等信號數據后,通過(guò)PCI總線(xiàn)把它們寫(xiě)入板卡的FPGA中,由FPGA控制時(shí)序,經(jīng) D/A 轉換后將數據送出,從而實(shí)現回波信號的模擬。實(shí)驗結果表明,該模擬器具有良好的通用性和精確度,并且結構簡(jiǎn)單,使用靈活。該設計形式對于今后雷達模塊化設計具有借鑒意義。

本文引用地址:http://dyxdggzs.com/article/195222.htm

  引言

  現如今,為雷達檢測提供回波模擬信號的雷達回波模擬器層出不窮,而絕大多數模擬器采用微型計計算機+數字信號處理器件(DSP)+數模轉換(D/A) 的方式。這種方法存在兩個(gè)缺點(diǎn),一是由于DSP的控制力不強,且其外圍的電路設計比較復雜;二是這種設計在軟件實(shí)現上是以C語(yǔ)言為主,而用C語(yǔ)言編輯人機交互界面,費時(shí)費力。然而倘若采用微型計算機+可編程邏輯器件(FPGA)+數模轉換(DA),則可避免上述問(wèn)題,因此通過(guò)計算機配合 NI公司的PCl-5640R數據收發(fā)中頻卡產(chǎn)生雷達中頻回渡信號,在這一設計中板卡所帶的FPGA 芯片,具有很強的控制能力,設計較靈活;同時(shí),該板卡可以用LabVIEW 編程實(shí)現功能,這種圖形化語(yǔ)言易學(xué)易用,而且有豐富的圖形件,易于實(shí)現人機交互界面設計,可以很好地解決上面兩個(gè)難題。

  1 系統設計

  該模擬器主要曲計算機和PCI-564OR數據收發(fā)中頻卡組成,其組成框圖如圖1所示。


圖1 系統組戚框圖

  計算機負責通過(guò)LabVIEW等語(yǔ)言,對板卡的FPGA芯片編程,并通過(guò)驅動(dòng)程序驅動(dòng)PCl-5640R王作。

  PCl-5640R數據收發(fā)中頻卡主要由PCI總線(xiàn)接口、FPGA、數字上變頻芯片AD9857、數字下變頻芯片AD6*、存儲器以及觸發(fā)電路組成。FPGA型號為Xilinx Virtex-5 SX95T,有640個(gè)乘法器,它不需要通過(guò)Maxplus Ⅱ編程,而直接用LabVIEW編程再編譯即可;AD9857有兩路14 的高性能DAC,內部時(shí)鐘達200 MHz,內置數字上變頻器,單端輸出, 阻抗50Ω;AD6*有兩路l4位高性能ADC,內部時(shí)鐘達100 MHz,內置數字下變頻器,單端輸人,阻抗50Ω。

  中頻卡在該系統中的主要作用是完成模擬中頻信號的輸出。它可以將主板計算出的視頻回波數據通過(guò)高速D/A芯片轉換為模擬的視頻信號,也可以利用板卡上的FPGA將田波數據存儲,再經(jīng)AD9857將信號正交混頻到中頻后經(jīng)D/A轉換輸出中頻回波。其原理框圖如圖2所示。


圖2 中頻卡原理圖


上一頁(yè) 1 2 3 4 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>