CADENCE將MATSUSHITA的驗證運行時(shí)間縮短到分鐘
Matsushita高級LSI設計技術(shù)開(kāi)發(fā)協(xié)調部經(jīng)理Masanobu Mizuno表示:“Cadence Palladium以其多用戶(hù)功能和短周轉時(shí)間提供了使我們能夠輕松從軟件仿真升級到仿真加速的方法。利用Cadence驗證平臺驗證我們的大型媒體處理器降低了我們的總體驗證時(shí)間并提高了我們的設計質(zhì)量。Palladium編譯時(shí)間比上一代CoBALT加速器快了10倍,因此運行時(shí)間性能得到了提高?!?/P>
更快的驗證、更好的設計質(zhì)量
“在過(guò)去10年,設計團隊不斷報告說(shuō)功能驗證是他們最大的設計難題 – 通常會(huì )消耗掉他們超過(guò)一半的時(shí)間、精力和資源,”Cadence驗證加速部高級副總裁兼總經(jīng)理Christopher Tice指出:“除了利用嵌入式軟件驗證大量設計的挑戰之外,Matsushita也面臨著(zhù)同樣的難題。解決這些問(wèn)題需要極高的驗證速度和效率。Cadence Incisive驗證平臺以其統一的方法和單核心結構成為實(shí)現按需加速和從軟件仿真到加速與硬件仿真平滑升級的唯一平臺?!?/P>
Incisive平臺內的Palladium加速與仿真
Palladium在Incisive驗證平臺內提供按需加速功能。Incisive是第一款用于納米級設計的單核心驗證平臺,它支持適用于嵌入式軟件、控制、數據通道以及模擬/混合信號/射頻設計方面的統一驗證方法。其統一的方法有助于降低測試機開(kāi)發(fā)時(shí)間、驗證運行時(shí)間和調試時(shí)間,同時(shí)可以把整體驗證縮短50%。這種平臺可內在支持Verilog
評論