<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 航空電子系統設計中FPGA技術(shù)的應用

航空電子系統設計中FPGA技術(shù)的應用

作者: 時(shí)間:2009-10-13 來(lái)源:網(wǎng)絡(luò ) 收藏

(5)適應多種機體――靈活,可重新編程的解決方案適于為多種機體構架或針對多用途基礎設計的飛航測試線(xiàn)上可更換件(LRU)。由于USAF和NATO的多種機體采用從MIL-STD-1553B標準分離出來(lái)的協(xié)議,所以多種機體的LRU需要靈活、可編程的設計。某些設計實(shí)施了通過(guò)特殊的子地址或模式代碼協(xié)議進(jìn)行尋址擴展的數據集。很多固定翼和可旋轉翼飛機同時(shí)采用了較老的MIL-STD-1553A和MIL-STD-1553B LRU,這就要求總線(xiàn)控制器和總線(xiàn)監視器能夠處理不同的協(xié)議。

本文引用地址:http://dyxdggzs.com/article/191914.htm

4 對MIL-STD-1553采用基于核心的實(shí)施
現代的強大功能使其成為MIL-STD -1553設計的理想選擇,這就是Condor Engineering推出FlightCORE的原因。FlightCORE是一種允許設計人員在各種Altera和Xilinx的中輕松實(shí)現無(wú)版權的實(shí)例化設計的MIL-STD-1553 IP。多數情況下,利用Xilinx綜合技術(shù)(XST)或Altera Quartus II集成綜合技術(shù)(QIS),FlightCORE 1553可以在兩天內成功地集成。如圖4所示,用戶(hù)只須將CondorEngineering的IP核心與其自身邏輯和Condor Engineering的個(gè)別化模塊(3 mm×3 mm)集成,即可實(shí)現高性能的MIL-STD-1553設計。FlightCORE還允許開(kāi)發(fā)人員選擇存儲器的大小以恰好地與其系統需求相匹配。圖4還顯示了可以實(shí)施內部存貯和/或外部雙端口隨機存貯器。該產(chǎn)品還提供了Manchester II編碼與解碼、信息協(xié)議驗證與合法化及為接口控制和編程實(shí)施簡(jiǎn)單的共享存貯架構等所有的必要組件。只需增加外部收發(fā)器即可,如標準的COTS MIL-STD-1553或RS-485收發(fā)器。

5 單一芯片上集中多個(gè)實(shí)例
類(lèi)似Condor Engineering的FlightCORE這樣的MIL-STD-1553解決方案需要少量的資源,約為3000個(gè)邏輯單元,148 kbit的內存和不到20個(gè)引腳(不包括外部主存總線(xiàn))。較小的體積使在單一芯片上放置多個(gè)相互獨立的實(shí)例成為可能,如圖3所示,某些程序可以在單一 FPGA上集中8到10個(gè)實(shí)例。

6 結論
FPGA與其容納的“知識產(chǎn)權”使設計人員可以對LRU進(jìn)行修改或專(zhuān)門(mén)設計,以適應不同的通信和日新月異的升級之間的微小差異。像Condor Engineering的MIL-STD-1553、1.Mb和10 Mb的FlightCORE IP這樣的通信核心,提供了一種直接而靈活的方法,可有效地解決日益增長(cháng)的功能和廢棄問(wèn)題。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: FPGA 航空電子 系統設計

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>