基于CPLD/FPGA的多功能分頻器的設計與實(shí)現
器件適配及仿真波形
本 設計采用Xilinx XC9536-5-PC44 CPLD器件實(shí)現,經(jīng)綜合適配后其報表如表1。
仿真波形如圖7。
結束語(yǔ)
本文介紹了基于CPLD/FPGA的多功能分頻器的設計方法,給出了原理圖并用VHDL語(yǔ)言予以實(shí)現。結合ISP技術(shù),基于CPLD/FPGA的分頻器可以變得像軟件那樣靈活且易于修改、升級,能夠在同一個(gè)器件內實(shí)現多種分頻功能,使之成為一種多功能硬件。在產(chǎn)品設計、制造過(guò)程中、甚至在交付用戶(hù)使用之后,仍可根據要求對器件進(jìn)行邏輯重構和功能修改。在數字系統設計中,為用戶(hù)提供了一種低成本的解決方案,減少了工作量和成本。
分頻器相關(guān)文章:分頻器原理
評論