<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于流水線(xiàn)技術(shù)的并行高效FIR濾波器設計

基于流水線(xiàn)技術(shù)的并行高效FIR濾波器設計

作者: 時(shí)間:2010-07-12 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要:基于,利用FPGA進(jìn)行可重復配置高精度的。使用VHDL可以很方便地改變?yōu)V波器的系數和階數。在DSP中采用這種濾波器的設計方法可以充分發(fā)揮FPGA的優(yōu)勢。

本文引用地址:http://dyxdggzs.com/article/191651.htm

數字濾波器可以濾除多余的噪聲,擴展信號頻帶,完成信號預調,改變信號的特定頻譜分量,從而得到預期的結果。數字濾波器在DVB、無(wú)線(xiàn)通信等數字信號處理中有著(zhù)廣泛的應用。在數字信號處理中,傳統濾波器通過(guò)高速乘法累加器實(shí)現,這種方法在下一個(gè)采樣周期到來(lái)期間,只能進(jìn)行有限操作,從而限制了帶寬?,F實(shí)中的信號都是以一定的序列進(jìn)入處理器的,因此處理器在一個(gè)時(shí)鐘周期內只能處理有限的位數,不能完全處理?;?a class="contentlabel" href="http://dyxdggzs.com/news/listbylabel/label/并行">并行流水線(xiàn)結構的濾波器可以使筆者設計的64階或者128階濾波器與16階濾波器的速度一樣快,其顯著(zhù)特別是在算法的每一個(gè)階段存取數據。FPGA結構使得以采樣速率處理數字信號成為常數乘法器的理想載體,提高了整個(gè)系統的性能。由于設計要求的差異,如字長(cháng)、各級輸出的保留精度等不同,在整個(gè)設計過(guò)程中,各個(gè)環(huán)節也有所不同,這就需要根據不同的要求對數據進(jìn)行不同的處理,如截斷、擴展等,從而設計出既滿(mǎn)足設計需要,又節省FPGA資源的電路。. . 
圖1 并行濾波器結構

1 FIR并行濾波器結構

數字濾波器主要通過(guò)乘法器、加法器和移位寄存器實(shí)現。串行處理方式在階數較大時(shí),處理速度較慢。而現代數字信號處理要求能夠快速、實(shí)時(shí)處理數據,并行處理數據能夠提高信號處理能力,其結構如圖1所示。

圖2 查找表相乘和累加

從上面的算法可以看出,處理數據的采樣時(shí)鐘對每一個(gè)抽頭來(lái)說(shuō)都是并行的,并且加法器和移位寄存器采用級聯(lián)方式,完成了累加器的功能,綜合了加法器和移位寄存器的優(yōu)點(diǎn),而且這種算法的各級結構相同,方便擴展,實(shí)現了任意階數的濾波器。算法中,真正點(diǎn)用系統資源的是乘法器。如果將系數量化成二進(jìn)制,就能采用移位寄存器和加法器實(shí)現乘法功能。對于一個(gè)特定的濾波器,由于它有固定的系數,乘法功能就是一個(gè)長(cháng)數乘法器。下面將討論乘法器的設計問(wèn)題。


上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>