<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > Turbo簡(jiǎn)化譯碼算法的FPGA設計與實(shí)現

Turbo簡(jiǎn)化譯碼算法的FPGA設計與實(shí)現

作者: 時(shí)間:2010-12-26 來(lái)源:網(wǎng)絡(luò ) 收藏

前后向遞推運算單元

  3.4 8狀態(tài)值最小值運算單元

  由MAX-LOG-MAP算法可知,在進(jìn)行前后向遞推歸一化處理和計算譯碼軟輸出時(shí),均需要計算每一時(shí)刻8個(gè)狀態(tài)的最小值。為了減小計算延時(shí),采用了8狀態(tài)值并行比較的結構,與串行的8狀態(tài)值比較結構相比較,要少4級延時(shí)。實(shí)現結構如圖4所示。

8狀態(tài)值最小值運算單元

  4 仿真結果

  按照以上所分析的簡(jiǎn)化、實(shí)現的相關(guān)參數和結構,整個(gè)譯碼采用Verilog HDL語(yǔ)言編程,以Xilinx ISE 7.1i、Modelsim SE 6.0為開(kāi)發(fā)環(huán)境,選定Virtex4芯片xc4vlx40-12ff668進(jìn)行設計與實(shí)現。整個(gè)譯碼器占用邏輯資源如表1所示。

整個(gè)譯碼器占用邏輯資源

  MAX-LOG-MAP,幀長(cháng)為128,迭代4次的情況下,MATLAB浮點(diǎn)算法和定點(diǎn)實(shí)現的譯碼性能比較如圖5所示。

MATLAB浮點(diǎn)算法和FPGA定點(diǎn)實(shí)現的譯碼性能比較

  由MAX-LOG-MAP算法的MATLAB浮點(diǎn)與定點(diǎn)的性能比較仿真結果可知,采用F(9,3)的定點(diǎn)量化標準,FPGA定點(diǎn)實(shí)現譯碼性能和理論的浮點(diǎn)仿真性能基本相近,并具有較好的譯碼性能。

  綜上所述,在短幀情況下,MAX-LOG-MAP算法具有較好的譯碼性能,相對于MAP,LOG-MAP算法具有最低的硬件實(shí)現復雜度,并且碼譯碼延時(shí)也較小。所以,在特定的短幀通信系統中,如果采用碼作為信道編碼方案,MAX-LOG-MAP是硬件實(shí)現的最佳選擇。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: Turbo FPGA 譯碼算法

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>