<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > SoC用低電壓SRAM技術(shù)

SoC用低電壓SRAM技術(shù)

作者: 時(shí)間:2012-02-22 來(lái)源:網(wǎng)絡(luò ) 收藏

東芝在“2010 Symposium on VLSITechnology”上,發(fā)布了采用09年開(kāi)始量產(chǎn)的40nm工藝技術(shù)。該技術(shù)為主要用于便攜產(chǎn)品及消費類(lèi)產(chǎn)品的低功耗工藝技術(shù)。通過(guò)控制晶體管閾值電壓的經(jīng)時(shí)變化,可抑制的最小驅動(dòng)電壓上升。東芝此次證實(shí),單元面積僅為0.24μm2的32Mbit的驅動(dòng)電壓可在確保95%以上成品率的情況下降至0.9V.因此,低功耗的驅動(dòng)電壓可從65nm工藝時(shí)的1.2V降至0.9V以下。

本文引用地址:http://dyxdggzs.com/article/190733.htm

降低SRAM的電壓是實(shí)現微細化時(shí)存在的最大技術(shù)課題之一。SRAM由于集成尺寸比邏輯部分小的晶體管,因此容易導致每個(gè)晶體管的閾值電壓不均。而且,使6個(gè)晶體管聯(lián)動(dòng)可實(shí)現存儲器功能,因此每個(gè)晶體管的不均都容易引發(fā)性能不良。所以,尖端SoC“需要以較高的成品率制造大容量且工作的SRAM的技術(shù)”(東芝半導體系統LSI業(yè)務(wù)部系統LSI元件技術(shù)開(kāi)發(fā)部部長(cháng)親松尚人)。

此次,作為滿(mǎn)足該要求的混載SRAM技術(shù),東芝開(kāi)發(fā)出了不易受NBTI(negative bias temperatureinstability)等導致的閾值電壓變化影響的晶體管技術(shù)。NBTI是指晶體管的閾值電壓隨著(zhù)時(shí)間的推移,受印加電壓及溫度的影響發(fā)生變化的現象。該公司此次的技術(shù)由2個(gè)要素構成,分別是(1)控制NBTI發(fā)生,(2)控制NBTI等導致的閾值電壓變動(dòng)對晶體管工作造成的影響。

1.jpg
在確保95%以上成品率的情況下,SRAM的驅動(dòng)電壓可降至0.9V

2.jpg
通過(guò)向柵極絕緣膜添加Hf,控制NBTI

3.jpg
通過(guò)改進(jìn)硅化工藝,控制結漏導致的閾值電壓漂移


上一頁(yè) 1 2 下一頁(yè)

關(guān)鍵詞: SRAM SoC 低電壓

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>