基于FPGA的機器視覺(jué)設計
從以上的對比表可以看出,Gige Vision攝像機的主要優(yōu)點(diǎn)是:
(1)逐行掃描;
(2)高清晰,緩高分辨率達到4百萬(wàn)像素;
(3)幀率高:最高幀率達到200 f/s;
(4)數據未經(jīng)壓縮,無(wú)損失;
(5)可以根據需要輸出部分掃描數據;
(6)可以通過(guò)軟件自動(dòng)改變攝像機參數,適應變化的現場(chǎng)環(huán)境;
(7)后期應用開(kāi)發(fā)方便。
基于Gige Vision攝像機的優(yōu)點(diǎn),本系統采用GigeVision攝像機。
2.3 FPGA中使用的模塊
FPGA中使用Camera Link來(lái)進(jìn)行與相機的互連。Camera Link是一個(gè)應用于高端機器視覺(jué)的強大的數據通道。它使用一個(gè)專(zhuān)門(mén)的電纜連接和標準化的通信協(xié)議。Camera Link支持大量的數據和高數據傳輸率,適合今天的圖像數據傳輸的要求。
在系統中Xilinx FPGA中使用的Gige Vision是一種由AIA(Automated Imaging AsSoCiation)開(kāi)發(fā)的相機接口標準。這是一項開(kāi)放性的標準,它能讓來(lái)自不同廠(chǎng)家的攝像機與應用軟件通過(guò)吉比特以太網(wǎng)實(shí)現相互間的無(wú)間合作。Gige Vision使用了一個(gè)標準的千兆以太網(wǎng)連接同其高帶寬(1 Gb/s)實(shí)現了未經(jīng)壓縮圖像和數據的實(shí)時(shí)傳輸。使用Gige Vision IP是實(shí)現高性能機器視覺(jué)應用的理想解決方案。一個(gè)吉比特以太網(wǎng)相機使用Camera Link與Gige Vision相連。
Gige Vision是一種實(shí)現單/多相機與單/多計算機相連接進(jìn)行數據集中和分布式處理的理想標準。使用標準千兆以太網(wǎng)允許使用標準電纜和連接器,從而降低材料費和整合成本以及后續增長(cháng)以太網(wǎng)帶寬的可擴展性。
本方案中使用的Gige Vision IP核是根據的GigeVision規范1.0版的Gige Vision數據流協(xié)議的硬件實(shí)現。它是由Xilinx的合作伙伴Feith Sensor-to-Image。GmhH發(fā)開(kāi)的。因為通過(guò)硬件來(lái)實(shí)現數據流通道可以達到千兆以太網(wǎng)的最大吞吐量。IP核的結構如圖2所示。本文引用地址:http://dyxdggzs.com/article/190477.htm
Gige Vision的核心由內存控制器、吉比特以太網(wǎng)MAC、控制微處理器和一個(gè)視頻處理單元組成。
Gige Vision核提供了吉比特以太網(wǎng)MAC接入系統的其余部分,處理Gige Vision數據流通道,對GigeVision通道再發(fā)送申請包進(jìn)行解碼,并提供一個(gè)嵌入式CPU的網(wǎng)絡(luò )接口。CPU處理了除Gige Vision數據流控制以外的所有網(wǎng)絡(luò )協(xié)議。內存控制器作為特殊的視頻幀緩沖區,它不是緩沖輸入的視頻幀,而是把它們分成可供網(wǎng)絡(luò )傳輸和實(shí)現Gige Vision數據流協(xié)議的部分處理包重發(fā)送功能的較小區域。
FPGA中與計算機相連的部分使用的是FingerLakes Engineering為Xilinx開(kāi)發(fā)的Phantom TriMode MAC IP核。它與Gige Vision IP核集成在一起,充分應用1 Gb/x Rx/Tx速率,支持IPv4,IPv6,Jumbo Packet和MDIO。Phantom核具有獨特的重新計時(shí)路徑,從而能降低時(shí)鐘緩沖器計數值同時(shí)簡(jiǎn)化核的集成度,對于低成本的Spartan器件和高性能的Virtex構架都是理想的選擇。
2.4 主機接口設計
本方案中使用吉比特以太網(wǎng)與計算機連接,計算機上需安裝Visual Applets軟件。
Visual Applets是由Silicon Software開(kāi)發(fā)的一款軟件,可完全兼容Xilinx的FPGA。Visual Applets完成了一個(gè)極其強大、靈活、快速和優(yōu)化的Gige Vision開(kāi)發(fā)平臺,它使不熟悉FPGA的機器視覺(jué)專(zhuān)家也能簡(jiǎn)單地操作這個(gè)系統。
Silicon Software開(kāi)發(fā)的Visual Applets為最先進(jìn)的FPGA設計工具,經(jīng)由易學(xué)易用的圖形接口,可以開(kāi)發(fā)出圖像處理專(zhuān)用的FPGA confi guration,即所謂的applet。
借由Visual Applets可以:
(1)使影像卡變成一個(gè)高效能的影像處理器;
(2)現代FPGA的潛能可由任何使用者自行發(fā)揮;
(3)影像處理的解決方案可在數分鐘內完成;
(4)達成硬件階層的快速開(kāi)發(fā)。
使用Visual Applets,不必擁有較深的硬件知識,如數字電路、時(shí)間分析、FPGA硬件設計語(yǔ)言。使用VisuaI Applets只要將各個(gè)處理模塊之問(wèn)作鏈接,各種鏈接的兼容性可實(shí)時(shí)顯示,各模塊間能以不同的位相關(guān)系作鏈接,同時(shí)也能評估系統需求資源與數據帶寬分析,甚至于分析每個(gè)模塊連接點(diǎn)之間的流量,快速找到設計瓶頸。設計完成后,產(chǎn)生編譯檔只要幾分鐘的時(shí)間,期間不需要任何人工動(dòng)作,Applet可立即在microDisplay中使用并進(jìn)行參數設定,同時(shí)也會(huì )自動(dòng)產(chǎn)生一個(gè)Visual C++ SDK project。
3 結語(yǔ)
本文根據以FPGA芯片為核心設計了一種通用的機器視覺(jué)系統,可以應用到產(chǎn)品生產(chǎn)線(xiàn)、車(chē)輛智能監控管理等各種場(chǎng)合。采用最新的高性能視覺(jué)標準和國際知名大公司開(kāi)發(fā)的IP核以及主機Visual Applets軟件的使用極大地提升了系統的性能、可靠性。
評論