<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于FPGA的高速數據采集控制模塊設計

基于FPGA的高速數據采集控制模塊設計

作者: 時(shí)間:2012-06-29 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要 以Spartan-3E系列為核心控制模塊,結合AD10242模數轉換芯片和MXP-123MD-F光收發(fā)模塊,實(shí)現了采集和光纖傳輸 其中用于實(shí)現數據控制、雙口RAM和8B/10B編解碼等功能。該數據模塊具有性能可靠、實(shí)時(shí)性強、集成度高、擴展靈活等特點(diǎn),并且通過(guò)試驗驗證了其功能的正確性。
關(guān)鍵詞 數據采集;;8B/10B編解碼;光纖傳輸

在雷達、通信、氣象、軍事監控及環(huán)境監測等領(lǐng)域,現場(chǎng)信號具有重要的作用。這些信號的主要特點(diǎn)是:實(shí)時(shí)性強、數據速率高、數據量大、處理復雜。為能夠完整、準確地捕獲到各種信號并及時(shí)進(jìn)行處理,需要臨測系統能夠具備任意長(cháng)度連續采集和存儲的功能,且具有較高的數據傳輸率??紤]到FPGA擁有豐富的可編程I/O引腳、時(shí)鐘頻率高、時(shí)序控制精確、運行速度快、編程配置靈活等特點(diǎn),采用其作為核心控制模塊。因為光纖通信使用簡(jiǎn)單的點(diǎn)到點(diǎn)互連,具有傳輸損耗低、傳輸頻帶寬、速率高和抗電磁干擾等優(yōu)點(diǎn),在增加可靠性的同時(shí)降低了電纜連接的復雜程度,所以采用光纖作為信號傳輸媒介。
這里設計的數據模塊能夠對8通道模擬信號進(jìn)行兩種不同頻率的采集,采集時(shí)間的長(cháng)短町以進(jìn)行控制,并對數據進(jìn)行了編幀,編解碼處理,利用光纖進(jìn)行數據傳輸。

1 模塊結構設計方案
8通道的模擬信號經(jīng)過(guò)信號調理、A/D模數轉換電路后進(jìn)入FPGA。上位機發(fā)送的控制幀經(jīng)光收發(fā)模塊、串并轉換器后進(jìn)入FPGA,作為采集數據的幀頭部分,該幀中有1 Byte決定了采樣的頻率。上位機向FPGA發(fā)送采樣控制信號:采樣導前信號以及采樣時(shí)間長(cháng)度信號。在FPGA中將8通道采集的數據以?xún)赏ǖ罏橐唤M分成4份分別與幀頭打包組幀,存入雙口RAM,編碼處理后經(jīng)過(guò)并串轉換器、光收發(fā)模塊發(fā)送出去。模塊結構設計框圖如圖1所示。

本文引用地址:http://dyxdggzs.com/article/190186.htm

d.JPG


上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>