基于FPGA在彈上信息處理機中的應用
系統仿真
以下為相關(guān)軟件對系統主要功能進(jìn)行的仿真:
圖4 ISE編譯后得出的FPGA資源利用情況
圖5 數據融合表的仿真結果
數據融合表的結構為100行,64列,第1-32列為高速同步接口數據,第33-50列為總線(xiàn)數據,第51、52列分別為115.2K、38.4K接口數據,還有少量模擬量數據、全幀計數、同步碼組等。
圖6 數據融合表輸入及輸出的對比
由于組幀速度遠比讀出速度快,所以分兩個(gè)圖顯示。
圖7 2.56M發(fā)送數據
結語(yǔ)
用FPGA代替常規處理器實(shí)現多路數據的采集、融合并實(shí)時(shí)發(fā)送,利用FPGA豐富的可編程邏輯資源和內部存儲器進(jìn)行邏輯設計,大大減少了外圍元器件種類(lèi)和數量,提高了系統的處理和I/O帶寬。
同時(shí),FPGA在航天領(lǐng)域的應用也推動(dòng)了可編程技術(shù)的發(fā)展。
評論