<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 加速FPGA系統實(shí)時(shí)調試技術(shù)

加速FPGA系統實(shí)時(shí)調試技術(shù)

作者: 時(shí)間:2012-10-24 來(lái)源:網(wǎng)絡(luò ) 收藏

摘要:隨著(zhù)的設計速度、尺寸和復雜度明顯增長(cháng),在整個(gè)設計流程中的實(shí)時(shí)驗證和調試部分成為當前的關(guān)鍵部分。獲得內部信號有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設計調試和檢驗變成設計周期中最困難的流程。本文重點(diǎn)介紹在調試FPGA時(shí)遇到的問(wèn)題及有助于提高調試效率的技術(shù),通過(guò)邏輯分析儀配合FPGA View軟件快速有效的觀(guān)測FPGA內部節點(diǎn)信號。最后提供了FPGA具體的調試過(guò)程和方法。

本文引用地址:http://dyxdggzs.com/article/189811.htm

引言

隨著(zhù)FPGA的設計速度、尺寸和復雜度明顯增長(cháng),使得整個(gè)設計流程中的實(shí)時(shí)驗證和調試成為當前FPGA的關(guān)鍵部分。獲得FPGA內部信號有限、FPGA封裝和印刷電路板(PCB)電氣噪聲,這一切使得設計調試和檢驗變成設計周期中最困難的流程。另一方面,幾乎當前所有的像CPU、DSP、ASIC等高速芯片的總線(xiàn),除了提供高速并行總線(xiàn)接口外,正迅速向高速串行接口的方向發(fā)展,FPGA也不例外,每一條物理鏈路的速度從600Mbps到高達10Gbps,高速I(mǎi)/O的測試和驗證更成為傳統專(zhuān)注于FPGA內部邏輯設計的設計人員面臨的巨大挑戰。這些挑戰使設計人員非常容

易會(huì )把絕大部分設計周期時(shí)間放在調試和檢驗設計上。

為幫助您完成設計調試和檢驗流程,它需要使用新的調試和測試工具,幫助調試設計,同時(shí)支持在FPGA上全速運行。

本文重點(diǎn)介紹在調試FPGA系統時(shí)遇到的問(wèn)題及有助于提高調試效率的技術(shù),針對Altera和Xilinx的FPGA調試提供了最新的方法和工具。

FPGA設計流程概述

在FPGA系統設計完成前,有兩個(gè)不同的階段:設計階段,調試和檢驗階段(參見(jiàn)圖1)。設計階段的主要任務(wù)是輸入、仿真和實(shí)現。調試和檢驗階段的主要任務(wù)是檢驗設計,校正發(fā)現的任何錯誤。

FPGA設計流程圖

[圖示內容:]

Simplify, Leonardo Spectrum, Design Compiler FPGA: Simplify, Leonardo Spectrum, 設計匯編器FPGA

Vendor Specific Tools: 廠(chǎng)商特定工具

Design Phase: 設計階段

Entry: 輸入

Synthesis: 綜合

Implementation: 實(shí)現

Place: 裝配

Route: 布線(xiàn)

Download to FPGA Device: 下載到FPGA器件

Back Annotation: 反向注釋

Debug Verification Phase: 設計檢驗階段:

Functional Simulation: 功能仿真

Static Timing Analysis: 靜態(tài)定時(shí)分析

Timing Simulation: 定時(shí)仿真

In-Circuit Verification: 在線(xiàn)驗證

ILA, SingalTap, Dynamic FPGA Probe, Logic Analyzer: ILA, SingalTapII, 動(dòng)態(tài)FPGA探頭, 邏輯分析儀


上一頁(yè) 1 2 3 4 5 下一頁(yè)

關(guān)鍵詞: FPGA 系統 實(shí)時(shí)調試

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>